[发明专利]一种基于FPGA具有自识别功能的IO总线装置在审
申请号: | 201410821282.1 | 申请日: | 2014-12-25 |
公开(公告)号: | CN104484301A | 公开(公告)日: | 2015-04-01 |
发明(设计)人: | 张杭;倪浩 | 申请(专利权)人: | 南京因泰莱电器股份有限公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38;G06F13/40 |
代理公司: | 南京知识律师事务所 32207 | 代理人: | 张苏沛 |
地址: | 211100 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明基于FPGA具有自识别功能的IO总线装置,属于总线技术领域。本发明包括CPU、FPGA、槽位板件、并行总线、串行总线以及现场总线,所述CPU通过外部总线与FPGA进行数据交互,所述FPGA通过并行总线或者串行总线与槽位板件交互;CPU通过现场总线与槽位板件直接交互;所述FPGA提供板件地址给CPU,并帮助CPU发送和接收数据,所述FPGA中设有状态机,状态机能够循环选中板件接口,读取板件信息和数据信号。本发明具有自识别板件信息的功能,增强了数据交互的可靠性。板件之间通讯更加灵活,方便了装置平台更新换代。FPGA作为CPU与外部数据的桥梁,通过并行总线与串行总线对板件数据进行交互。 | ||
搜索关键词: | 一种 基于 fpga 具有 识别 功能 io 总线 装置 | ||
【主权项】:
一种基于FPGA具有自识别功能的IO总线装置,其特征在于,包括CPU、FPGA、槽位板件、并行总线、串行总线以及现场总线,所述CPU通过外部总线与FPGA进行数据交互,所述FPGA通过并行总线或者串行总线与槽位板件交互;CPU通过现场总线与槽位板件直接交互;所述FPGA提供板件地址给CPU,并帮助CPU发送和接收数据,所述FPGA中设有状态机,状态机能够循环选中板件接口,读取板件信息和数据信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京因泰莱电器股份有限公司,未经南京因泰莱电器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410821282.1/,转载请声明来源钻瓜专利网。