[发明专利]一种以太网物理层芯片状态的传送方法和装置有效

专利信息
申请号: 201410586961.5 申请日: 2014-10-28
公开(公告)号: CN104320317B 公开(公告)日: 2019-03-15
发明(设计)人: 李昀嵩 申请(专利权)人: 新华三技术有限公司
主分类号: H04L12/40 分类号: H04L12/40
代理公司: 北京德琦知识产权代理有限公司 11018 代理人: 张驰;宋志强
地址: 310052 浙*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明实施方式提出一种以太网物理层(PHY)芯片状态的传送方法和装置。方法包括:经由串行管理接口(SMI)总线读取PHY芯片以获取PHY芯片的状态值;在本地存储所述PHY芯片的状态值;经由高速总线将所述本地存储的PHY芯片的状态值发送到CPU。中间装置获取及本地存储PHY芯片的状态值,CPU通过高速总线从中间装置快速获取PHY芯片的状态值。即使PHY芯片数目众多,也不会对CPU性能造成显著影响,因此降低了CPU资源的利用率。
搜索关键词: 一种 以太网 物理层 芯片 状态 传送 方法 装置
【主权项】:
1.一种以太网物理层PHY芯片状态的传送方法,其特征在于,该方法应用于在CPU与各个PHY芯片之间布置的中间装置,该中间装置通过高速总线与CPU连接,而且通过串行管理接口SMI总线与各个PHY芯片连接;所述中间装置存储各个PHY芯片的地址以及位于各个PHY芯片中的状态寄存器的偏移;该方法包括:根据各个PHY芯片的地址以及位于各个PHY芯片中的各个状态寄存器的偏移确定各个状态寄存器的地址,经由SMI总线读取各个PHY芯片中的各个状态寄存器,以一次性地获取各个PHY芯片的状态值;在中间装置的本地存储所述PHY芯片的状态值;在中间装置的本地创建定时器,根据预定时间间隔经由高速总线主动向CPU上报所述本地存储的PHY芯片的状态值;或CPU创建定时器,根据预定时间间隔经由高速总线主动获取所述本地存储的PHY芯片的状态值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于新华三技术有限公司,未经新华三技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410586961.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top