[发明专利]64路低速高精度模拟采集实现方法有效
申请号: | 201410325776.0 | 申请日: | 2014-07-09 |
公开(公告)号: | CN104062937B | 公开(公告)日: | 2017-01-11 |
发明(设计)人: | 王志伟;周建宝;陈晓雪;迟政奇 | 申请(专利权)人: | 哈尔滨诺信科技有限公司 |
主分类号: | G05B19/042 | 分类号: | G05B19/042 |
代理公司: | 哈尔滨市松花江专利商标事务所23109 | 代理人: | 张宏威 |
地址: | 150090 黑龙江省哈*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 64路低速高精度模拟采集实现方法,属于测试控制领域,本发明为解决现有的数据采集卡采集接口往往比较少,且采集精度不高的问题。本发明方法采用运放电路、AD转换芯片、FPGA和8片多路选择器来实现,8片多路选择器的输入端共同通过运放电路接入64路模拟数据,每片多路选择器的8路数据输出端均与AD转换芯片的8路数据输入端相连,AD转换芯片的数据及控制信号输出端FPGA的数据及控制信号输入端相连,每片多路选择器的选通信号输入端分别与FPGA的一个选通信号输出端相连;所述64路低速高精度模拟采集实现方法由FPGA进行逻辑控制。 | ||
搜索关键词: | 64 低速 高精度 模拟 采集 实现 方法 | ||
【主权项】:
64路低速高精度模拟采集实现方法,其特征在于,该方法采用运放电路(1)、AD转换芯片(3)、FPGA(4)和8片多路选择器(2)来实现,8片多路选择器(2)的输入端共同通过运放电路(1)接入64路模拟数据,每片多路选择器(2)的8路数据输出端均与AD转换芯片(3)的8路数据输入端相连,AD转换芯片(3)的数据及控制信号输出端FPGA(4)的数据及控制信号输入端相连,每片多路选择器(2)的选通信号输入端分别与FPGA(4)的一个选通信号输出端相连;所述64路低速高精度模拟采集实现方法由FPGA(4)进行逻辑控制,在进行逻辑初始化后,FPGA(4)逻辑控制的具体过程为:状态1:当前被选通的多路选择器(2)是否切换完毕,若切换完毕,则转入状态2;若未切换完毕,则继续状态1;状态2:发送AD转换开始指令,并维持一个时钟周期高电平,然后转入状态3;状态3:判断AD转换芯片(3)的模数转换是否完毕,若转换完毕,转入状态4;若未转换完毕,继续状态3;状态4:FPGA(4)依次读取AD转换芯片(3)的8个通道采集的数据,将采集的数据依次写入FPGA(4)内置的16位128个字节的RAM中;完成读取一片多路选择器(2)传输的数据后,转入状态5;状态5:判断是否需要对多路选择器(2)进行通道切换,若需要进行通道切换,则将RAM内存储地址递增,并控制选通下一片多路选择器(2),进行通道切换,然后转入状态1;逻辑初始化由上位机设置FPGA(4)的程序参数channel_count来完成,实现选通多路选择器(2)的片数、RAM的存储地址空间及采样率的初始化:channel_count=1时,选通多路选择器(2)的片数为1,RAM的存储地址空间为1h~8h,采样率为200kSPS;channel_count=2时,选通多路选择器(2)的片数为2,RAM的存储地址空间为1h~16h,采样率为100kSPS;channel_count=3时,选通多路选择器(2)的片数为3,RAM的存储地址空间为1h~24h,采样率为66kSPS;channel_count=4时,选通多路选择器(2)的片数为4,RAM的存储地址空间为1h~32h,采样率为50kSPS;channel_count=5时,选通多路选择器(2)的片数为5,RAM的存储地址空间为1h~40h,采样率为40kSPS;channel_count=6时,选通多路选择器(2)的片数为6,RAM的存储地址空间为1h~48h,采样率为33kSPS;channel_count=7时,选通多路选择器(2)的片数为7,RAM的存储地址空间为1h~56h,采样率为28kSPS;channel_count=8时,选通多路选择器(2)的片数为8,RAM的存储地址空间为1h~64h,采样率为25kSPS。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨诺信科技有限公司,未经哈尔滨诺信科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410325776.0/,转载请声明来源钻瓜专利网。