[发明专利]一种无寄存器异步逐次逼近型模数转换器有效
申请号: | 201410319887.0 | 申请日: | 2014-07-07 |
公开(公告)号: | CN104113340B | 公开(公告)日: | 2017-01-18 |
发明(设计)人: | 张靓;李登全;朱樟明;杨银堂 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | H03M1/38 | 分类号: | H03M1/38 |
代理公司: | 北京银龙知识产权代理有限公司11243 | 代理人: | 许静,黄灿 |
地址: | 710071*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种无寄存器异步逐次逼近型模数转换器,包括数模转换器,用于获取一对差分输入信号;比较器,用于对所述一对差分输入信号进行比较,得到一比较结果;逻辑开关控制器,用于根据所述比较结果产生第一控制信号和用于改变所述数模转换器的电容阵列中电容下极板电压幅值,进而改变所述一对差分输入信号幅值的第二控制信号,并存储所述比较结果;异步时钟产生器,用于根据所述比较结果与所述第一控制信号产生驱动所述比较器工作的异步时钟信号;输出器,用于接收到第一外供时钟信号时将所述逻辑开关控制器内存储的比较结果进行输出。本发明提供的方案明显提高了模数转换器的转换速度和工作效率。 | ||
搜索关键词: | 一种 寄存器 异步 逐次 逼近 型模数 转换器 | ||
【主权项】:
一种无寄存器异步逐次逼近型模数转换器,其特征在于,包括:数模转换器,用于获取一对差分输入信号;比较器,用于对所述一对差分输入信号进行比较,得到一比较结果;逻辑开关控制器,用于根据所述比较结果产生第一控制信号和用于改变所述数模转换器的电容阵列中电容下极板电压幅值,进而改变所述一对差分输入信号幅值的第二控制信号,并存储所述比较结果;异步时钟产生器,用于根据所述比较结果与所述第一控制信号产生驱动所述比较器工作的异步时钟信号;输出器,用于接收到第一外供时钟信号时将所述逻辑开关控制器内存储的比较结果进行输出;其中,所述数模转换器由第一电容阵列、第二电容阵列、第三电容阵列、第四电容阵列以及一对采样开关构成;所述第一电容阵列和第三电容阵列中电容的上极板均接在所述比较器的正向输入端;所述第二电容阵列和第四电容阵列中的电容上极板均接在所述比较器的反向输入端;所述第一电容阵列和第二电容阵列中均有一个单位电容下极板恒接地,其余电容的下极板分别连接一个由逻辑开关控制器控制的用于选择接地或者电源电压端的选择开关;所述第三电容阵列和第四电容阵列中所有电容的下极板分别连接一个由逻辑开关控制器控制的用于选择接地或者电源电压端的选择开关;一对所述采样开关分别与所述比较器的正向输入端和反向输入端相连;所述第一电容阵列、第二电容阵列、第三电容阵列和第四电容阵列均由7个电容构成,其中,2个电容容值均为单位电容,其余5个电容容值以2为倍数递增;所述逻辑开关控制器包括第一存储控制模块、第二存储控制模块、第三存储控制模块、第四存储控制模块、第五存储控制模块、第六存储控制模块、第七存储控制模块和存储模块;其中,所述第一存储控制模块的第一输入端与第二外供时钟信号的反向输出端相连,第一输出端与所述第二存储控制模块的第一输入端相连;所述第二存储控制模块的第一输出端与所述第三存储控制模块的第一输入端相连;所述第三存储控制模块的第一输出端与所述第四存储控制模块的第一输入端相连;所述第四存储控制模块的第一输出端与所述第五存储控制模块的第一输入端相连;所述第五存储控制模块的第一输出端与所述第六存储控制模块的第一输入端相连;所述第六存储控制模块的第一输出端与所述第七存储控制模块的第一输入端相连;所述第七存储控制模块的第一输出端与所述存储模块的第一输入端相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410319887.0/,转载请声明来源钻瓜专利网。
- 上一篇:八通道宽频移动网络信号发射模块
- 下一篇:用于产生输出偏压电流的偏压电路