[发明专利]一种搜索FPGA软件可运行到的最高频率的方法有效

专利信息
申请号: 201310310255.3 申请日: 2013-07-23
公开(公告)号: CN104346270B 公开(公告)日: 2017-12-01
发明(设计)人: 李璇;樊平;刘明 申请(专利权)人: 京微雅格(北京)科技有限公司
主分类号: G06F11/36 分类号: G06F11/36
代理公司: 北京亿腾知识产权代理事务所11309 代理人: 陈霁
地址: 100083 北京市海*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种搜索FPGA软件可运行到的最高频率的方法,包括在满足第一条件的情况下改变FPGA软件的时钟周期约束,基于改变后的时钟周期进入迭代运行;在迭代运行中,在满足第二条件的情况下,根据FPGA软件的当前时钟余量及其对应的时钟周期,计算出第二条件频率并将其作为FPGA软件可运行到的最高频率;其中,时钟余量为时钟周期约束与实际布局布线后时钟周期的差值,当其为正/负时表示满足/不满足时序,第一条件与FPGA软件的当前时钟余量的正负、预先设定的最大时钟余量和/或时钟余量容限有关,第二条件与FPGA软件的当前时钟余量的正负、时钟余量容限、或预先设定的最大迭代次数有关。本发明基于不同的优化策略进行迭代搜索得到更优的最高频率解集合。
搜索关键词: 一种 搜索 fpga 软件 运行 最高 频率 方法
【主权项】:
一种搜索FPGA软件可运行到的最高频率的方法,包括:在满足第一条件的情况下,改变FPGA软件的时钟周期约束,基于改变后的时钟周期进入迭代运行;在所述迭代运行中,在满足第二条件的情况下,根据FPGA软件的当前时钟余量及其对应的时钟周期,计算出第二条件频率并将其作为FPGA软件可运行到的最高频率;其中,所述时钟余量为所述时钟周期约束与实际布局布线后时钟周期的差值,当所述时钟余量为正或为负时分别表示满足时序或不满足时序,所述第一条件与FPGA软件的当前时钟余量的正负、预先设定的最大时钟余量和/或时钟余量容限有关,所述第二条件与FPGA软件的当前时钟余量的正负、所述时钟余量容限、或者预先设定的最大迭代次数有关;根据FPGA软件在所述迭代运行中的一个或多个时钟余量及其对应一个或多个时钟周期,计算出一个或多个第一条件频率;从所述第二条件频率和所述一个或多个第一条件频率中选取最大频率值并将其作为FPGA软件可运行到的最高频率;基于预先设定的搜索步长,在以所述最大频率值为中心的预定区域中,进行正向区域搜索并且进行负向区域搜索,分别得到多个正向区域频率和多个负向区域频率,其中,所述预定区域与预先设定的搜索区间有关,所述正向区域搜索和所述负向区域搜索的步数与所述搜索区间和所述搜索步长相关并且被预先设定;从所述最大频率值、所述多个正向区域频率、和所述多个负向区域频率中选取最大频率值并将其作为FPGA软件可运行到的最高频率。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京微雅格(北京)科技有限公司,未经京微雅格(北京)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310310255.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top