[发明专利]一种搜索FPGA软件可运行到的最高频率的方法有效
| 申请号: | 201310310255.3 | 申请日: | 2013-07-23 |
| 公开(公告)号: | CN104346270B | 公开(公告)日: | 2017-12-01 |
| 发明(设计)人: | 李璇;樊平;刘明 | 申请(专利权)人: | 京微雅格(北京)科技有限公司 |
| 主分类号: | G06F11/36 | 分类号: | G06F11/36 |
| 代理公司: | 北京亿腾知识产权代理事务所11309 | 代理人: | 陈霁 |
| 地址: | 100083 北京市海*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 搜索 fpga 软件 运行 最高 频率 方法 | ||
1.一种搜索FPGA软件可运行到的最高频率的方法,包括:
在满足第一条件的情况下,改变FPGA软件的时钟周期约束,基于改变后的时钟周期进入迭代运行;
在所述迭代运行中,在满足第二条件的情况下,根据FPGA软件的当前时钟余量及其对应的时钟周期,计算出第二条件频率并将其作为FPGA软件可运行到的最高频率;
其中,所述时钟余量为所述时钟周期约束与实际布局布线后时钟周期的差值,当所述时钟余量为正或为负时分别表示满足时序或不满足时序,所述第一条件与FPGA软件的当前时钟余量的正负、预先设定的最大时钟余量和/或时钟余量容限有关,所述第二条件与FPGA软件的当前时钟余量的正负、所述时钟余量容限、或者预先设定的最大迭代次数有关;
根据FPGA软件在所述迭代运行中的一个或多个时钟余量及其对应一个或多个时钟周期,计算出一个或多个第一条件频率;
从所述第二条件频率和所述一个或多个第一条件频率中选取最大频率值并将其作为FPGA软件可运行到的最高频率;
基于预先设定的搜索步长,在以所述最大频率值为中心的预定区域中,进行正向区域搜索并且进行负向区域搜索,分别得到多个正向区域频率和多个负向区域频率,其中,所述预定区域与预先设定的搜索区间有关,所述正向区域搜索和所述负向区域搜索的步数与所述搜索区间和所述搜索步长相关并且被预先设定;从所述最大频率值、所述多个正向区域频率、和所述多个负向区域频率中选取最大频率值并将其作为FPGA软件可运行到的最高频率。
2.根据权利要求1所述的方法,其中:
所述第一条件为所述当前时钟余量为负且其绝对值大于最大时钟余量,所述改变FPGA软件的周期约束为增大时钟周期约束;或者
所述第一条件为所述当前时钟余量为负并且其绝对值大于最大时钟容限且小于最大时钟余量,所述改变FPGA软件时钟周期约束为增大时钟周期约束;或者
所述第一条件为所述当前时钟余量为正且其绝对值大于最大时钟余量,所述改变FPGA软件时钟周期约束为减小时钟周期约束;或者
所述第一条件为所述当前时钟余量为正并且大于最大时钟容限且小于最大时钟余量,所述改变FPGA软件时钟周期约束为减小时钟周期约束。
3.根据权利要求1所述的方法,其中:
所述第二条件为所述当前时钟余量为负并且其绝对值小于或等于时钟余量容限;或者
所述第二条件为所述当前时钟余量为正并且小于或等于时钟余量容限;或者
所述第二条件为FPGA软件迭代运行的次数达到所述最大迭代次数。
4.根据权利要求1所述的方法,还包括:
为FPGA软件设定初始时钟周期,根据所述初始时钟周期及其对应的时钟余量计算出FPGA软件运行的初始频率;
其中,当所述最大频率值等于所述初始频率时,所述正向区域频率与所述第二条件频率之差的绝对值大于预先设定的频率容差;
其中,当所述最大频率值大于所述初始频率时,所述负向区域频率与所述第二条件频率之差的绝对值大于预先设定的频率容差。
5.根据权利要求1-4之一所述的方法,其中,所述第一条件频率和所述第二条件频率为:
1/(FPGA软件当前运行的时钟周期-FPGA软件的当前时钟余量)。
6.根据权利要求1-4之一所述的方法,其中,所述最大时钟余量为预先设定的最大时钟余量比率与FPGA软件当前的时钟周期的乘积。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京微雅格(北京)科技有限公司,未经京微雅格(北京)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310310255.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:航天员专用的太空特种鞋
- 下一篇:一种多用途安全帽





