[发明专利]用于提高启动可靠性的电子设备及方法有效
申请号: | 201310077356.0 | 申请日: | 2013-03-11 |
公开(公告)号: | CN103150224A | 公开(公告)日: | 2013-06-12 |
发明(设计)人: | 赵志宇;慕长林 | 申请(专利权)人: | 杭州华三通信技术有限公司 |
主分类号: | G06F11/07 | 分类号: | G06F11/07 |
代理公司: | 北京德琦知识产权代理有限公司 11018 | 代理人: | 王一斌;王琦 |
地址: | 310053 浙江省杭州市高新技术产业*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种用于提高启动可靠性的电子设备及方法。本发明在模块子板的子板CPU从引导存储器加载引导程序失败时,可以自动触发主板CPU掌控对模块子板的引导存储器的控制权、并由主板CPU刷新模块子板的引导存储器中的引导程序;而且,当主板CPU完成刷新后,子板CPU能够重新从模块子板中的引导存储器加载引导程序。从而,本发明能够有效缓解模块子板由于引导程序的损坏或不匹配而无法启动,且无需对电子设备断电和手动刷新,进而能够提高电子设备启动的可靠性。 | ||
搜索关键词: | 用于 提高 启动 可靠性 电子设备 方法 | ||
【主权项】:
一种用于提高启动可靠性的电子设备,其特征在于,包括主板和模块子板,主板具有主板CPU,模块子板具有子板CPU和一个引导存储器以及逻辑芯片,该引导存储器为间接选址的非易失性存储器、并存放有子板CPU的引导程序;逻辑芯片与子板CPU之间连接有复位信号线,用于逻辑芯片在模块子板上电后控制子板CPU进入启动加载状态;逻辑芯片与子板CPU之间连接有第一I/O总线,用于逻辑芯片在子板CPU进入启动加载状态后检测子板CPU是否加载成功;逻辑芯片与子板CPU之间的复位信号线还用于逻辑芯片在检测出子板CPU加载失败后控制子板CPU进入保持复位状态;逻辑芯片与主板CPU之间连接有上报信号线,用于逻辑芯片在检测出子板CPU加载失败后向主板CPU上报异常、以触发主板CPU刷新引导存储器;逻辑芯片与子板CPU之间的复位信号线还用于逻辑芯片在主板CPU完成对引导存储器的刷新后控制子板CPU再次进入启动加载状态;以及,逻辑芯片与引导存储器之间连接有第一接口总线、与子板CPU之间连接有第二接口总线,逻辑芯片与主板CPU之间连接有第二I/O总线;其中,当子板CPU从引导存储器加载引导程序时,逻辑芯片将第一接口总线与第二接口总线导通,以允许子板CPU在启动加载状态下从引导存储器加载引导程序;当主板CPU发送用于刷新至引导存储器的引导程序时,逻辑芯片将第一接口总线与第二I/O总线导通、并实现在第一接口总线对引导存储器的间接选址,以使主板CPU在收到上报异常后通过逻辑芯片向引导存储器刷新引导程序。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州华三通信技术有限公司,未经杭州华三通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310077356.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种灌浆阻塞器
- 下一篇:矿用可移动式安全救生舱舱体