[发明专利]用于提高启动可靠性的电子设备及方法有效

专利信息
申请号: 201310077356.0 申请日: 2013-03-11
公开(公告)号: CN103150224A 公开(公告)日: 2013-06-12
发明(设计)人: 赵志宇;慕长林 申请(专利权)人: 杭州华三通信技术有限公司
主分类号: G06F11/07 分类号: G06F11/07
代理公司: 北京德琦知识产权代理有限公司 11018 代理人: 王一斌;王琦
地址: 310053 浙江省杭州市高新技术产业*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 用于 提高 启动 可靠性 电子设备 方法
【权利要求书】:

1.一种用于提高启动可靠性的电子设备,其特征在于,包括主板和模块子板,主板具有主板CPU,模块子板具有子板CPU和一个引导存储器以及逻辑芯片,该引导存储器为间接选址的非易失性存储器、并存放有子板CPU的引导程序;

逻辑芯片与子板CPU之间连接有复位信号线,用于逻辑芯片在模块子板上电后控制子板CPU进入启动加载状态;

逻辑芯片与子板CPU之间连接有第一I/O总线,用于逻辑芯片在子板CPU进入启动加载状态后检测子板CPU是否加载成功;

逻辑芯片与子板CPU之间的复位信号线还用于逻辑芯片在检测出子板CPU加载失败后控制子板CPU进入保持复位状态;

逻辑芯片与主板CPU之间连接有上报信号线,用于逻辑芯片在检测出子板CPU加载失败后向主板CPU上报异常、以触发主板CPU刷新引导存储器;

逻辑芯片与子板CPU之间的复位信号线还用于逻辑芯片在主板CPU完成对引导存储器的刷新后控制子板CPU再次进入启动加载状态;

以及,逻辑芯片与引导存储器之间连接有第一接口总线、与子板CPU之间连接有第二接口总线,逻辑芯片与主板CPU之间连接有第二I/O总线;其中,当子板CPU从引导存储器加载引导程序时,逻辑芯片将第一接口总线与第二接口总线导通,以允许子板CPU在启动加载状态下从引导存储器加载引导程序;当主板CPU发送用于刷新至引导存储器的引导程序时,逻辑芯片将第一接口总线与第二I/O总线导通、并实现在第一接口总线对引导存储器的间接选址,以使主板CPU在收到上报异常后通过逻辑芯片向引导存储器刷新引导程序。

2.根据权利要求1所述的电子设备,其特征在于,子板CPU进一步在加载成功后向逻辑芯片回写表示加载成功的通知,逻辑芯片依据是否在子板CPU进入启动加载状态后的预定时间内收到该通知来检测子板CPU是否加载成功。

3.根据权利要求1所述的电子设备,其特征在于,主板CPU进一步具有连接上报信号线的中断管脚,逻辑芯片以中断方式向主板CPU上报异常。

4.根据权利要求1所述的电子设备,其特征在于,逻辑芯片包括启动监控逻辑电路、CPU复位逻辑电路、切换控制逻辑电路、以及访问控制逻辑电路,其中:

启动监控逻辑电路,当模块子板上电、或主板CPU完成对引导存储器的刷新后,触发子板CPU的启动加载状态,并通过第一I/O总线检测子板CPU的加载状态;当检测出子板CPU加载失败后,触发子板CPU进入保持复位状态,并通过上报信号线向主板CPU上报异常、以触发主板CPU刷新引导存储器;

CPU复位逻辑电路,当启动监控逻辑电路触发子板CPU的启动加载状态后,通过复位信号线将子板CPU控制在启动加载状态;当启动监控逻辑电路触发子板CPU的保持复位状态后,通过复位信号线将子板CPU控制在保持复位状态;

切换控制逻辑电路,当主板CPU对引导存储器刷新时,将第一接口总线与访问控制逻辑电路导通;其余时刻将第一接口总线与第二接口总线导通;

访问控制逻辑电路,当从第二I/O总线接收到主板CPU向引导存储器刷新的引导程序时,通过切换控制逻辑电路将接收到的引导程序从第一接口总线向引导存储器传输、并实现逻辑芯片对引导存储器的间接选址。

5.根据权利要求4所述的电子设备,其特征在于,逻辑芯片内进一步设置有连接第一I/O总线的启动完成寄存器;其中,启动完成寄存器的缺省配置为表示子板CPU加载未成功的无效值,当子板CPU成功完成加载时,启动完成寄存器被子板CPU置为有效值;

以及,在触发子板CPU的启动加载状态之后的预定时间内,若启动完成寄存器被子板CPU置为有效值,则启动监控逻辑电路确认子板CPU加载成功;否则,启动监控逻辑电路确认子板CPU加载失败。

6.根据权利要求4所述的电子设备,其特征在于,逻辑芯片内进一步设置有连接第二I/O总线的刷新完成寄存器,其中,刷新完成寄存器的缺省配置为表示引导存储器完成刷新的有效值;当启动监控逻辑电路在向主板CPU上报异常之后,刷新完成寄存器被启动监控逻辑电路置为表示未完成刷新的无效值;当主板CPU成功完成对引导存储器的刷新后时,刷新完成寄存器被主板CPU恢复为有效值;

以及,若刷新完成寄存器为有效值,则启动监控逻辑电路触发子板CPU进入启动加载状态,否则,启动监控逻辑电路触发子板CPU进入保持复位状态、并向主板CPU上报异常。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州华三通信技术有限公司,未经杭州华三通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310077356.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top