[发明专利]用于复制源数据从而实现对源数据的并行处理的方法和系统有效
| 申请号: | 201280066069.3 | 申请日: | 2012-12-27 | 
| 公开(公告)号: | CN104054049B | 公开(公告)日: | 2018-04-13 | 
| 发明(设计)人: | Y·H·周 | 申请(专利权)人: | 英特尔公司 | 
| 主分类号: | G06F9/06 | 分类号: | G06F9/06;G06F9/38;G06F9/30;G06F13/14 | 
| 代理公司: | 上海专利商标事务所有限公司31100 | 代理人: | 姬利永 | 
| 地址: | 美国加利*** | 国省代码: | 暂无信息 | 
| 权利要求书: | 查看更多 | 说明书: | 查看更多 | 
| 摘要: | 用于减少由CPU执行的读写操作的数量的方法及装置可涉及复制源数据以便实现对源数据的并行处理。存储器控制器可被配置成用于将写入第一缓冲器的数据分别复制到分配给一个或多个处理线程的一个或多个复制缓冲器中。在某些实现方式中,一个或多个复制缓冲器是专用缓冲器,并且第一缓冲器和一个或多个复制缓冲器的地址被存储在存储器控制器的寄存器中。 | ||
| 搜索关键词: | 减少 cpu 执行 以便 复制 数据 从而 实现 并行 处理 操作 数量 | ||
【主权项】:
                一种计算系统,包括:数据源,用于提供源数据;第一缓冲器,用于存储所述源数据以便由第一处理线程处理;一个或多个复制缓冲器,用于存储所述源数据以便分别由一个或多个其他处理线程处理;控制器,用于如果所述控制器接收到将所述源数据写入所述第一缓冲器的命令,将所述源数据存储在所述第一缓冲器以及所述一个或多个复制缓冲器中;处理器,用于处理存储在所述第一缓冲器以及所述一个或多个复制缓冲器中的所述源数据;以及存储器,所述存储器用于为所述一个或多个复制缓冲器的每一个存储标志以控制所述控制器是否将所述源数据存储到所述复制缓冲器中。
            
                    下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
                
                
            该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201280066069.3/,转载请声明来源钻瓜专利网。





