[发明专利]集成电路内的嵌入式存储器和专用处理器结构有效
申请号: | 201280054848.1 | 申请日: | 2012-08-17 |
公开(公告)号: | CN103959652B | 公开(公告)日: | 2017-02-22 |
发明(设计)人: | 克里斯多夫·E·尼利;高登·J·布莱诺 | 申请(专利权)人: | 吉林克斯公司 |
主分类号: | H03K19/177 | 分类号: | H03K19/177 |
代理公司: | 北京银龙知识产权代理有限公司11243 | 代理人: | 许静,黄灿 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 集成电路可以包括根据第一时钟频率可操作的可编程电路(270),以及存储器块(205)。所述存储器块可以包括具有至少一个数据端口的存储元件(210)以及耦合到所述存储元件的数据端口上并且耦合到所述可编程电路上的存储器处理器(215)。所述存储器处理器可以根据比所述第一时钟频率更高的第二时钟频率可操作。此外,所述存储器处理器可以为硬连线的并且专用于执行所述存储器块的存储元件中的操作。 | ||
搜索关键词: | 集成电路 嵌入式 存储器 专用 处理器 结构 | ||
【主权项】:
一种集成电路,包含:根据第一时钟频率而操作的可编程电路,且所述可编程电路经配置为藉由加载配置数据以从包中提取搜索关键字;第一存储器块,包含:具有数据端口的第一存储元件;以及耦合到所述第一存储元件的所述数据端口并且耦合到所述可编程电路上的第一存储器处理器;其中所述第一存储器处理器和所述第一存储元件的所述数据端口根据比所述第一时钟频率更高的第二时钟频率而操作;以及其中所述第一存储器处理器仅对存储在所述第一存储元件中的数据执行操作;以及第二存储器块,包含:具有数据端口的第二存储元件;以及耦合到所述第二存储元件的所述数据端口的第二存储器处理器,且所述第二存储器处理器透过在所述集成电路内不用加载所述配置数据而发挥作用的硬连线,被串联连接至所述第一存储器处理器,以将数据从所述第一存储器处理器传递到所述第二存储器处理器;其中所述第二存储器处理器和所述第二存储元件的所述数据端口操作在所述第二时钟频率;以及其中所述第二存储器处理器仅对存储在所述第二存储元件中的数据执行操作;以及其中所述第一存储器块和所述第二存储器块基于从所述可编程电路获得的搜索关键字的一部分来操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于吉林克斯公司,未经吉林克斯公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201280054848.1/,转载请声明来源钻瓜专利网。
- 上一篇:读写均衡的阻塞队列实现方法及装置
- 下一篇:USB设备模拟方法