[实用新型]一种同步串行传输绝对式编码器解码装置有效

专利信息
申请号: 201220174825.1 申请日: 2012-04-24
公开(公告)号: CN202649763U 公开(公告)日: 2013-01-02
发明(设计)人: 潘海鸿;陈琳;罗海国;韦庆情;钟文;刘雪;黄炳琼 申请(专利权)人: 广西大学
主分类号: G05B19/05 分类号: G05B19/05
代理公司: 暂无信息 代理人: 暂无信息
地址: 530004 广西*** 国省代码: 广西;45
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开了一种同步串行传输绝对式编码器解码装置,它至少包括同步串行传输绝对式编码器接口、RS485收发芯片1、RS485收发芯片2、光电隔离电路1、光电隔离电路2、反向施密特触发器、可编程逻辑器件、上位机和时钟;可编程逻辑器件至少由并行接口模块、配置寄存器组模块、时钟分频模块、时序逻辑控制模块、时钟发送模块、指令集寄存器模块、数据发送模块、数据接收模块和接收寄存器组模块组成,实现上位机与同步串行传输绝对式编码器的通讯,并对同步串行传输绝对式编码器输出的串行数据进行解码等处理。本实用新型采用可编程逻辑器件使得整个电路结构简单,设计灵活,可靠性高,实用性强,具有很好的实际应用价值和市场竞争力。
搜索关键词: 一种 同步 串行 传输 绝对 编码器 解码 装置
【主权项】:
一种同步串行传输绝对式编码器解码装置,其特征在于:至少包括同步串行传输绝对式编码器接口、RS485收发芯片1、RS485收发芯片2、光电隔离电路1、光电隔离电路2、反向施密特触发器、可编程逻辑器件、上位机和时钟;所述可编程逻辑器件分别与时钟和上位机连接,可编程逻辑器件输出的同步时钟信号Tclk经光电隔离电路1、RS485收发芯片1传输到同步串行传输绝对式编码器接口,可编程逻辑器件输出使能信号DE经光电隔离电路2传输到RS485收发芯片2,可编程逻辑器件输出的串行指令数据DTx经光电隔离电路2、RS485收发芯片2传输到同步串行传输绝对式编码器接口;所述同步串行传输绝对式编码器接口输出的串行数据DRx经RS485收发芯片2、光电隔离电路2和反向施密特触发器传输到可编程逻辑器件。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广西大学,未经广西大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201220174825.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top