[实用新型]一种同步串行传输绝对式编码器解码装置有效

专利信息
申请号: 201220174825.1 申请日: 2012-04-24
公开(公告)号: CN202649763U 公开(公告)日: 2013-01-02
发明(设计)人: 潘海鸿;陈琳;罗海国;韦庆情;钟文;刘雪;黄炳琼 申请(专利权)人: 广西大学
主分类号: G05B19/05 分类号: G05B19/05
代理公司: 暂无信息 代理人: 暂无信息
地址: 530004 广西*** 国省代码: 广西;45
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 同步 串行 传输 绝对 编码器 解码 装置
【说明书】:

技术领域

本实用新型涉及通讯技术、信号处理和伺服控制技术等领域,特别涉及一种同步串行传输绝对式编码器解码装置。

背景技术

随着现代工业的快速发展,相应的工厂设备如精密数控机床、工业机器人等对伺服驱动系统提出了越来越高的要求。绝对式编码器输出位置值和电机轴的位置一一对应,便于记忆和保存,可以直接读出绝对位置信息,没有累积误差,抗干扰特性强、数据的可靠性高,被广泛应用于精密机床和机器人等精度要求比较高的场合。

如果用户要获取不同厂商的绝对式编码器的信息,就要遵循厂家所制定的绝对式编码器的通信协议,并使用不同厂商提供的编码器接口方案解决编码器的解码问题,如Heidenhain公司提供编码器通信协议的IP核,日本多摩川公司提供专用转换芯片对绝对式编码器进行解码等等。但厂商提供的绝对式编码器专用转换芯片价格昂贵。

目前采用同步串行传输数据的绝对式编码器已经得到广泛应用,而采用同步串行传输数据的通信协议有多种,但目前还没有一种针对同步串行传输数据的绝对式编码器的通用型解码装置。

发明内容

基于现有技术的不足,本实用新型的目的在于提供一种同步串行传输绝对式编码器解码装置,实现上位机与同步串行传输绝对式编码器的通讯,并对同步串行传输绝对式编码器输出的串行数据进行解码等处理。

本实用新型的技术方案概述如下:

一种同步串行传输绝对式编码器解码装置,其特征在于:它至少包括同步串行传输绝对式编码器接口、RS485收发芯片1、RS485收发芯片2、光电隔离电路1、光电隔离电路2、反向施密特触发器、可编程逻辑器件、上位机和时钟;可编程逻辑器件分别与时钟和上位机连接,可编程逻辑器件输出的同步时钟信号Tclk经光电隔离电路1、RS485收发芯片1传输到同步串行传输绝对式编码器接口,可编程逻辑器件输出的使能信号DE经光电隔离电路2传输到RS485收发芯片2;可编程逻辑器件输出的串行指令数据DTx经光电隔离电路2、RS485收发芯片2传输到同步串行传输绝对式编码器接口;同步串行传输绝对式编码器接口输出的串行数据DRx经RS485收发芯片2、光电隔离电路2和反向施密特触发器传输到可编程逻辑器件。

可编程逻辑器件至少由并行接口模块、配置寄存器组模块、时钟分频模块、时序逻辑控制模块、时钟发送模块、指令集寄存器模块、数据发送模块、数据接收模块和接收寄存器组模块组成;采用可编程逻辑器件实现上位机与同步串行传输绝对式编码器的通讯,并对同步串行传输绝对式编码器输出的串行数据进行解码等处理;并行接口模块分别与配置寄存器组模块和指令集寄存器模块连接,配置寄存器组模块分别与时钟分频模块和时序逻辑控制模块连接,时钟分频模块输出的同步时钟信号Tclk分别与时序逻辑控制模块、时钟发送模块、数据发送模块和数据接收模块连接,时序逻辑控制模块分别与时钟发送模块、指令集寄存器模块、数据发送模块和数据接收模块连接,指令集寄存器模块与数据发送模块连接,数据接收模块与接收寄存器组模块连接,接收寄存器组模块与并行接口模块连接。

时序逻辑控制模块,在可编程逻辑器件完成初始化后,时序逻辑控制模块产生一系列使能信号en1、en2、en3、en4和DE,使能信号en1、en2、en3、en4和DE分别控制时钟发送模块、指令集寄存器模块、数据发送模块、数据接收模块和RS485收发芯片2的工作状态;使能信号en1有效时,时钟发送模块接收时钟分频模块分频后的同步时钟信号Tclk,并将该同步时钟信号Tclk由光电隔离电路1、RS485收发芯片1发送到同步串行传输绝对式编码器接口;使能信号en2有效时,指令集寄存器模块根据并行接口模块发送的指令选择信号对指令集寄存器模块中存储的并行指令数据进行选择,并将选择的并行指令数据输送给数据发送模块;使能信号en3有效时,数据发送模块将指令集寄存器模块输出的并行指令数据转换为串行指令数据DTx,该串行指令数据DTx经光电隔离电路2和RS485收发芯片2发送到同步串行传输绝对式编码器接口;使能信号en4有效时,数据接收模块接收经同步串行传输绝对式编码器接口、RS485收发芯片2、光电隔离电路2和反向施密特触发器传输的串行数据DRx,并对该串行数据进行CRC校验,且将校验正确的串行数据DRx转换为并行数据传输到上位机;使能信号DE用于控制切换RS485收发芯片2的工作状态。

与现有技术相比,本实用新型的有益效果在于:

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广西大学,未经广西大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201220174825.1/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top