[发明专利]基于预测编码的CMOS数字像素传感器噪声消除装置有效
申请号: | 201210258565.0 | 申请日: | 2012-07-24 |
公开(公告)号: | CN102833494A | 公开(公告)日: | 2012-12-19 |
发明(设计)人: | 史再峰;张弛;高静;徐江涛;姚素英;高志远;李渊清 | 申请(专利权)人: | 天津大学 |
主分类号: | H04N5/357 | 分类号: | H04N5/357;H04N5/363;H04N5/365 |
代理公司: | 天津市北洋有限责任专利代理事务所 12201 | 代理人: | 刘国威 |
地址: | 300072*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及CMOS图像传感器。为消除kTC噪声和FPN,并且尽可能地减小新增电路对填充因子的影响,同时保证系统同步数字读出的特性,本发明采取的技术方案是,基于预测编码消除噪声的CMOS数字像素传感器,包括:传感器像素阵列划分为4×4的方块,每个方块电路结构相同;每个PWM数字像素电路包括:复位管、光电二极管PD、像素级比较器和2-bit像素级存储器;像素级比较器将光电二极管PD节点电压先与高参考电压相比较,所述像素级存储器用于存储差值信息,其输入数据由相应方块的块级计数器提供。本发明主要应用于图像传感器的设计制造。 | ||
搜索关键词: | 基于 预测 编码 cmos 数字 像素 传感器 噪声 消除 装置 | ||
【主权项】:
一种基于预测编码消除噪声的CMOS数字像素传感器,其特征是,包括:传感器像素阵列划分为4×4的方块,每个方块电路结构相同,包括:4×4个PWM数字像素、1个2‑bit块级计数器、2个8‑bit块级存储器即低参考电压块级存储器和高参考电压块级存储器,以及逻辑控制模块;每个PWM数字像素电路包括:复位管、光电二极管PD、像素级比较器和2‑bit像素级存储器;PWM数字像素通过复位管复位后,将像素级比较器的参考电压先接入较高电压,像素级比较器将光电二极管PD节点电压先与高参考电压相比较,当PD节点电压小于高参考电压时,比较器输出翻转;当PD节点电压小于低参考电压时,比较器输出作为像素级存储器的“写”控制信号;所述像素级存储器用于存储差值信息,其输入数据由相应方块的块级计数器提供。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210258565.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种无尘笔用可擦性白色墨水及制备方法
- 下一篇:一种羔羊代乳料