[发明专利]一种星间时钟同步系统及其方法有效
申请号: | 201210052240.7 | 申请日: | 2012-03-01 |
公开(公告)号: | CN102611547A | 公开(公告)日: | 2012-07-25 |
发明(设计)人: | 张朝杰;杨伟君;金仲和;金小军 | 申请(专利权)人: | 浙江大学 |
主分类号: | H04L7/00 | 分类号: | H04L7/00 |
代理公司: | 杭州天勤知识产权代理有限公司 33224 | 代理人: | 胡红娟 |
地址: | 310027 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种星间时钟同步系统及其方法。所述的系统包括主星的第一接收电路、第一发射电路和主星的FPGA模块,从星的第二接收电路、第二发射电路和从星的FPGA模块。所述的方法包括测距以及时钟同步,包括步骤:主星产生测距信号并发送至从星;从星接收该测距信号,产生同步时钟信号,并将该测距信号以及同步时钟信号转发至主星;主星接收转发的测距信号,并将该测距信号与其发送的测距信号进行相位比较,计算得到星间传输时延;基于得到的星间传输时延对主星接收的同步时钟信号进行修正,使主星恢复的同步时钟信号与从星同步。本发明的时钟同步不依赖外部条件,系统安全性高。 | ||
搜索关键词: | 一种 时钟 同步 系统 及其 方法 | ||
【主权项】:
一种星间时钟同步系统,包括主星和从星,所述的主星设置有第一接收电路以及第一发射电路,所述的从星设置有第二接收电路以及第二发射电路,其特征在于:所述的第一接收电路与第一发射电路之间设置有主星的FPGA模块;所述主星的FPGA模块,产生测距信号,将该信号调制到发射载波;将本地接收的测距信号与本地产生的测距信号进行相位比较,计算得到星间传输时延;基于得到的星间传输时延对本地接收的同步时钟信号进行修正,使主星恢复的时钟同步信号与从星同步;所述的第二接收电路与第二发射电路之间设置有从星的FPGA模块;所述从星的FPGA模块,将本地接收的测距信号调制到发射载波;产生时钟同步信号并将该同步信号调制到发射载波。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210052240.7/,转载请声明来源钻瓜专利网。