[发明专利]单周期执行高速缓存写命中操作的装置及方法有效
申请号: | 201210037948.5 | 申请日: | 2012-02-17 |
公开(公告)号: | CN102646071A | 公开(公告)日: | 2012-08-22 |
发明(设计)人: | 朱伟成;喻庆东;周莉;陈杰 | 申请(专利权)人: | 中国科学院微电子研究所 |
主分类号: | G06F12/08 | 分类号: | G06F12/08 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 周国城 |
地址: | 100083 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种单周期执行高速缓存写命中操作的装置及方法,该装置包括:监控单元,用于监测高速缓存中Data静态存储器写端口的数据和命中信号,如果发生写命中则将待写数据和对应地址的Tag写入缓冲单元;缓冲单元,用于存储和缓冲写命中数据和Tag,并且在操作后将当前缓冲器的状态进行及时的更新;写回单元,用于监测下一次写操作的查询周期,并在这个周期将缓冲单元中的待写回数据写入到高速缓存的Data静态存储器中;命中判定单元,用于判断当前的读操作是否命中了缓冲单元,如果是则将缓冲单元的数据传递给总线,并通知读操作完成。本发明采用缓冲写回和流水线技术,使得单周期即可完成高速缓存写命中操作,有利于系统芯片整体性能提高。 | ||
搜索关键词: | 周期 执行 高速缓存 命中 操作 装置 方法 | ||
【主权项】:
一种单周期执行高速缓存写命中操作的装置,其特征在于,该装置包括:监控单元(1),用于监测高速缓存中Data静态存储器写端口的数据和命中信号,如果发生写命中则将待写数据和对应地址的Tag写入缓冲单元(2);缓冲单元(2),用于存储和缓冲写命中数据和Tag,并且在操作后将当前缓冲器的状态进行及时的更新;写回单元(3),用于监测下一次写操作的查询周期,并在这个周期将缓冲单元(2)中的待写回数据写入到高速缓存的Data静态存储器中;以及命中判定单元(4),用于判断当前的读操作是否命中了缓冲单元(2),如果是则将缓冲单元(2)的数据传递给总线,并通知读操作完成。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210037948.5/,转载请声明来源钻瓜专利网。