[发明专利]一种基于记忆非线性系统的预失真方法以及预失真装置有效
申请号: | 201110355233.X | 申请日: | 2011-11-10 |
公开(公告)号: | CN102394846A | 公开(公告)日: | 2012-03-28 |
发明(设计)人: | 胡明;唐友喜 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H04L25/49 | 分类号: | H04L25/49 |
代理公司: | 电子科技大学专利中心 51203 | 代理人: | 李明光 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明为了使记忆非线性系统的输入输出关系保持线性,根据分段线性化思想提出一种基于记忆非线性系统的预失真方法以及预失真装置。本发明先确定记忆非线性模块的记忆深度,即确定当前输出与之前哪几个时刻的输入相关,再根据记忆深度,求得各相关时刻的输入与当前输出关系,充分考虑了记忆特性对当前输出的影响。并且,本发明采用分段线性化的方式描述过去每个时刻输入与当前时刻输出之间的非线性关系,其核心思想是将非线性区域分成若干段,在每段内采取线性化处理,只要合理设置分段步长,折线与曲线就可达到所需要的近似度。 | ||
搜索关键词: | 一种 基于 记忆 非线性 系统 失真 方法 以及 装置 | ||
【主权项】:
一种基于记忆非线性系统的预失真处理方法,其特征在于,包括以下步骤:a、测试序列生成模块产生测试输入数据并输入至记忆非线性模块;b、信号检测与分析模块接收到记忆非线性模块返回的测试输出数据之后,对测试输入数据与测试输出数据进行分析,确定记忆非线性模块的记忆深度,然后按照记忆深度确定各记忆时刻输入数据与当前输出数据之间的关系,并将所述关系用分段线性化的方式表示;c、预失真模块接收到来自信号源的输入信号后,利用求得的分段线性关系对记忆非线性模块的输出信号进行提前预估,并依据预估结果对接收到的输入信号进行线性化预处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110355233.X/,转载请声明来源钻瓜专利网。