[发明专利]一种基于记忆非线性系统的预失真方法以及预失真装置有效

专利信息
申请号: 201110355233.X 申请日: 2011-11-10
公开(公告)号: CN102394846A 公开(公告)日: 2012-03-28
发明(设计)人: 胡明;唐友喜 申请(专利权)人: 电子科技大学
主分类号: H04L25/49 分类号: H04L25/49
代理公司: 电子科技大学专利中心 51203 代理人: 李明光
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 记忆 非线性 系统 失真 方法 以及 装置
【权利要求书】:

1.一种基于记忆非线性系统的预失真处理方法,其特征在于,包括以下步骤:

a、测试序列生成模块产生测试输入数据并输入至记忆非线性模块;

b、信号检测与分析模块接收到记忆非线性模块返回的测试输出数据之后,对测试输入数据与测试输出数据进行分析,确定记忆非线性模块的记忆深度,然后按照记忆深度确定各记忆时刻输入数据与当前输出数据之间的关系,并将所述关系用分段线性化的方式表示;

c、预失真模块接收到来自信号源的输入信号后,利用求得的分段线性关系对记忆非线性模块的输出信号进行提前预估,并依据预估结果对接收到的输入信号进行线性化预处理。

2.一种基于记忆非线性系统的预失真装置,其特征在于,包括记忆非线性模块、测试序列生成模块、信号检测与分析模块、预失真模块;

所述记忆非线性模块为需要进行线性化处理的对象,其输出数据和输入数据之间存在非线性和记忆性;

所述测试序列生成模块,一方面产生测试标准数据并输入记忆非线性模块,另一方面将所述测试标准数据发送至信号检测与分析模块;

所述信号检测与分析模块,将记忆非线性模块的输入、输出数据进行存储、分析,确定记忆非线性模块的记忆深度,然后按照记忆深度确定各记忆时刻输入数据与当前输出数据之间的关系,并将这种关系用分段线性化的方式表示,最后将所述分段线性关系发送至预失真模块;

所述预失真模块,用于接收到来自信号源的输入信号后,利用已接收到的分段线性关系对记忆非线性模块的输出信号进行提前预估,并依据预估结果对接收到的输入信号进行线性化预处理。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110355233.X/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top