[发明专利]基于分数阶Fourier变换的三角线性调频连续波特征提取方法在审

专利信息
申请号: 201110172813.5 申请日: 2011-06-16
公开(公告)号: CN102832942A 公开(公告)日: 2012-12-19
发明(设计)人: 刘锋;黄宇;张鑫;徐会法;王泽众;郑鹏 申请(专利权)人: 中国人民解放军海军航空工程学院
主分类号: H03M1/50 分类号: H03M1/50
代理公司: 暂无信息 代理人: 暂无信息
地址: 264001 *** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种基于分数阶Fourier变换的三角线性调频连续波(TLFMCW)特征参数提取方法,属于信息对抗技术领域。本发明以离散采样型分数阶Fourier变换为基本工具,将三角线性调频连续波转化为多分量线性调频(LFM)信号,利用多分量LFM信号在不同分数阶域具有能量冲击特性,提取出各个LFM信号分量的特征参数,根据LFM信号分量在时频域上的几何关系,结合数理统计方法实现了TLFMCW信号的调制周期,调频率,初始频率,带宽等特征参数提取。本发明提出的方法提高了在低信噪比情况下的TLFMCW信号的参数估计精度,降低了对信号采样时间的约束,并且还可以运用于LFM脉冲信号和LFM连续波信号,为未来信号特征提取技术的设计提供了一条新的途径。
搜索关键词: 基于 分数 fourier 变换 三角 线性 调频 连续 波特 提取 方法
【主权项】:
1.基于分数阶Fourier变换的三角线性调频连续波特征参数提取,分为线性调频信号提取和特征参数估计两个部分,共计四个处理步骤。所述三角线性调频连续波(TLFMCW)信号s(t)在一个周期T内的表达式为s+(t)=Aej2π(flower+μ+t/2)t,]]>0≤t≤T+,μ+≥0(1-a)s-(t)=Aej2π(fupper+μ-t/2)t,]]>0≤t≤T-,μ-≤0(1-b)其中,fupper,flower为初始频率;μ+,μ-为正负调频率;T+,T-为正负调频持续时间,A为信号幅度,周期T=T++T-,T>0。实现线性调频信号提取的步骤如下:步骤一、对任意一段TLFMCW的观测信号x(t)=s(t)+w(t)进行采样,采样频率fs,采样时间Ts;然后对采样信号x(n)进行离散分数阶Fourier变换。Xα(m2Δu)=1-jcotα2Δuexp{[cotα-cscα]m2(2Δu)2}]]>(2)Σn=-NNexp[cotα(m-n)2(2Δu)2]exp{[cotα-cscα]n2(2Δu)2}x(n2Δu)]]>其中,α=πp/2,N=fsTs,w(t)为观测噪声。计算能量谱|Xα(m)|2。步骤二、采用最值法对TLFMCW信号的LFM信号分量时频线在时频面上的调频率和截距估值,如下式描述,{αi,mi}=argmaxα,m|Xα(m)|2D]]>μ^i=-fscotαi/Tsf^i=micscαi/Ts/fs---(3)]]>其中D为阈值,取D=10E[|x(n)|2]。采用CLEAN技术,每成功检测出一个LFM信号分量,更新s(t)和D值。实现特征参数估计的步骤如下:步骤一、将所有对应正负调频率的截距估值按降序组成的向量对应的调频率估值分别组成的向量N-和N+分别表示检测出来的正负调频率LFM信号分量个数。构造时频直线方程组Y=f^++μ^+XY=f^-+μ^-X---(4)]]>求得直线交点为(X0,Y0),对Y0合并相同点,降序排列后,得到新的向量f0。步骤二、计算TLFMCW信号的正负调频率,持续时间,信号周期,初始频率和带宽。μ^+=E[μ^+]=1N+Σi=1N+μ^+(i),]]>μ^-=E[μ^-]=1N-Σi=1N-μ^-(i)---(5)]]>T^=12μ^+(N+-1)Σi=1N+-1|f^+(i+1)-f^+(i)|+12μ^-(N--1)Σj=1N--1|f^-(j+1)-f^-(j)|---(6)]]>T^+=-μ^-T^μ^+-μ^-,]]>T^-=μ^+T^μ^+-μ^----(7)]]>确定信号瞬时频率f(t0)所在频段,若f(t0)∈[f0(i),f0(i+1)],则TLFMCW信号的初始频率和带宽分别为f^lower=f0(i),]]>f^upper=f0(i+1)---(8)]]>Δf^=f^upper-f^lower=T^+μ^+=T^μ^----(9)]]>
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军海军航空工程学院,未经中国人民解放军海军航空工程学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110172813.5/,转载请声明来源钻瓜专利网。

同类专利
  • 提高单片机的模数转换精度的方法及装置-201610853077.2
  • 刘攀峰;张文荣;陆健;罗鹏;党朝 - 上海晟矽微电子股份有限公司
  • 2016-09-26 - 2019-11-12 - H03M1/50
  • 本发明涉及提高单片机的模数转换精度的方法及装置。该方法包括:判断是否由单片机的内部原因造成所述单片机的电源电压波动;在由所述单片机的内部原因造成所述单片机的电源电压波动的情况下,配置所述单片机的PWM模块相应的寄存器以及所述单片机的模数转换器相应的寄存器,以使所述PWM模块的输出频率等于所述模数转换器的时钟频率的整数倍。通过配置单片机的寄存器,使单片机的PWM模块的输出频率等于单片机的模数转换器的时钟频率的整数倍,根据本发明的提高单片机的模数转换精度的方法及装置能够在不增加硬件的前提下,保证单片机的模数转换精度不受电源电压波动的影响。
  • 电流-电压变换器和无线通信装置-201811387952.8
  • 朱成原;张志洙 - 三星电子株式会社
  • 2018-11-21 - 2019-10-11 - H03M1/50
  • 提供电流‑电压变换器和无线通信装置。所述电流‑电压变换器可包括:跨阻放大器,包括输入端和输出端;电阻‑电容(RC)电路,包括分别连接到所述跨阻放大器的输入端和输出端的第一端和第二端,以及在所述第一端和所述第二端之间彼此并联连接的电阻器和电容器;多个开关,被配置为形成第一变换电路和第二变换电路中的至少一个,所述第一变换电路被配置为在宽带宽模式下通过所述跨阻放大器和所述RC电路对电流信号进行变换,所述第二变换电路被配置为在窄带宽模式下通过所述RC电路对电流信号进行变换。
  • 一种电压到时间的转换电路-201820782221.2
  • 杨波 - 佛山科学技术学院
  • 2018-05-24 - 2018-12-21 - H03M1/50
  • 本实用新型公开了一种电压到时间的转换电路,包括:依次连接的启动控制电路、反相积分电路、门控比较电路、时钟选通电路和计数器;启动控制电路根据启动脉冲的下降沿控制反相积分电路开始积分,使得反相积分电路输出第一电压信号;当被转换电压信号小于第一电压信号时,门控比较电路输出高电平以控制时钟选通电路输出时钟脉冲,使得所述计数器计数;当被转换电压信号大于或等于第一电压信号时,门控比较电路输出低电平以控制时钟选通电路输出低电平,使得计数器停止计数,得到数字时间信号。采用本实用新型的转换电路可有效提高电压信号转换成数字时间信号的转换精度,降低转换成本。
  • 一种延迟内插型时间数字转换器-201610137924.5
  • 封常青;杨迪;刘树彬;安琪;曹喆 - 中国科学技术大学
  • 2016-03-10 - 2018-11-27 - H03M1/50
  • 本申请公开的延迟内插型时间数字转换器,细时间测量部分将若干延迟单元首尾依次连接构成环形延迟链对时钟信号内插,在时钟信号触发时刻,计数器和触发器组分别记录窄脉冲信号在环形延迟链中循环的次数和循环位置,然后把次数和循环位置信息存入寄存单元,进而得到细时间的测量结果。与开环延迟结构使用大量的延迟单元去覆盖一个工作时钟周期的传统方法相比,延迟单元首尾相连构成环形延迟链的结构,仅需要较少的延迟单元,就可以实现细时间的测量,而且无需编码,极大地减少了资源的占用量和功耗,同时实现无死时间测量。
  • 比较电路-201610145976.7
  • 许云翔 - 联发科技股份有限公司
  • 2013-03-04 - 2018-10-19 - H03M1/50
  • 本发明提供一种比较电路,包括第一与第二比较器以及第一时间‑数字比较器。第一比较器具有第一偏移电压,且对输入信号执行第一比较操作以产生第一比较信号。第二比较器具有第二偏移电压,且对输入信号执行第二比较操作以产生第二反相比较信号。第一偏移电压大于第二偏移电压。第一时间‑数字比较器根据第一比较信号以及第二反相比较信号来产生第一判断信号以及第二判断信号。第一判断信号以及第二判断信号指示输入信号之电压是否大于第一中间电压。第一中间电压介于第一偏移电压与第二偏移电压之间。
  • 一种电压到时间的转换电路-201810507441.9
  • 杨波 - 佛山科学技术学院
  • 2018-05-24 - 2018-09-04 - H03M1/50
  • 本发明公开了一种电压到时间的转换电路,包括:依次连接的启动控制电路、反相积分电路、门控比较电路、时钟选通电路和计数器;启动控制电路根据启动脉冲的下降沿控制反相积分电路开始积分,使得反相积分电路输出第一电压信号;当被转换电压信号小于第一电压信号时,门控比较电路输出高电平以控制时钟选通电路输出时钟脉冲,使得所述计数器计数;当被转换电压信号大于或等于第一电压信号时,门控比较电路输出低电平以控制时钟选通电路输出低电平,使得计数器停止计数,得到数字时间信号。采用本发明的转换电路可有效提高电压信号转换成数字时间信号的转换精度,降低转换成本。
  • 时间数字转换器系统和方法-201410267704.5
  • 周楙轩;简骏业 - 台湾积体电路制造股份有限公司
  • 2014-06-16 - 2018-08-07 - H03M1/50
  • 根据本发明所述的各个实施例,提供了一种器件,该器件包括控制电路、时间数字转换器电路、和选通电路;其中,时间数字转换器电路具有连接至控制电路的第一输入端的第一输出端;选通电路具有连接至第一信号的第一输入端、连接至第二信号的第二输入端和连接至时间数字转换器电路的第一输入端的输出端,其中,控制电路的输出端连接至时间数字转换器电路的第二输入端和选通电路的第三输入端。
  • 时间数字转换器及其运作方法-201410283160.1
  • 李镇宜 - 华邦电子股份有限公司
  • 2014-06-23 - 2018-06-15 - H03M1/50
  • 本发明公开了一种时间数字转换器及其运作方法,用以转换一时间信号的致能时间为一输出数据,包括下列步骤。透过一数字锁相回路依据一参考时钟脉冲信号提供一计数时钟脉冲信号。透过一计数单元依据计数时钟脉冲信号及时间信号进行计数而提供一计数结果。透过一比较单元比较时间信号的致能时间与一最小时间以提供一比较结果。当时间信号的致能时间大于最小时间时,依据比较结果输出计数结果作为输出数据。本发明能够提高时间数字转换器的通用性及适用性。 1
  • 一种时间数字转换器及数字锁相环-201680003024.X
  • 严皓;黄家乐;卢磊 - 华为技术有限公司
  • 2016-05-17 - 2018-03-23 - H03M1/50
  • 本申请公开了一种时间数字转换器及数字锁相环,包括N级转换电路,N≥2,且N为整数,其中,每级转换电路包括第一延迟器和仲裁器;且每级转换电路的第一延迟器的输出端输出该级转换电路的延迟信号;每级转换电路的仲裁器接收该级转换电路的采样时钟和延迟信号并进行比较,以得到该级转换电路的输出信号。N级转换电路的输出信号形成非线性的二进制数,指示时钟信号与参考信号之间的时间差。由于N级转换电路的第一延迟器中均有相同的第一延迟单元电路,确保各级转换电路延迟比例的稳定和延迟时间的精确性,每个第一延迟器中的第一延迟单元电路的数量可以灵活设置,因此对于大动态范围的情况下可以有效的减少电路级数,降低电路面积和功耗。
  • 时间数字转换器及数字锁相环-201310717183.4
  • 周盛华;李晓宇 - 华为技术有限公司
  • 2013-12-23 - 2017-10-10 - H03M1/50
  • 本发明实施例公开了一种时间数字转换器及数字锁相环,涉及通信领域,能够提供远高于一个反相器延时的时间精度,同时还可降低电路的复杂度以及功耗、面积。本发明的方法提供一种时间数字转换器,用于数字锁相环,所述时间数字转换器包括延迟电路,用于接收高频时钟信号,进行延迟后输出;游标延时链,用于测量所述延迟电路的输出信号与参考时钟信号之间的相位差,并转换为数字输出;其中,所述游标延时链的量程大于等于所述延迟电路的延迟步长。
  • 一种电压到时间转换电路-201720246589.2
  • 杨波;朱珍 - 佛山科学技术学院
  • 2017-03-14 - 2017-09-29 - H03M1/50
  • 一种电压到时间转换电路,其特征在于包括方波发生电路、反相积分电路、电压跟随器、电压比较器、四选一开关控制电路。本实用新型与已有技术相比,具有在较大输入电压变化范围内电压到时间转换保持良好的线性特性,能提高电压到时间转换精度,降低了转换时间的优点。
  • 一种分数阶元件变换器-201310681381.X
  • 梁贵书;刘欣;马龙 - 华北电力大学(保定)
  • 2013-12-13 - 2017-02-01 - H03M1/50
  • 本发明公开了属于电工理论技术领域的一种分数阶元件变换器。该分数阶元件变换器的结构与功能为利用最少个数的有源集成器件和已有电路元件,按照所设计的电路拓扑结构进行连接,通过合理配置电路中的已有电路元件,可以实现分数阶类别变换、阶次变换及元件值的变换。该发明具有功能全面灵活的特点,可实现如下功能第一,实现分数阶元件类别的变换,得到所需类型的分数阶元件;第二,实现分数阶元件阶次的变换,得到所需阶次的分数阶元件;第三,实现分数阶元件元件值的变换,得到所需元件值的分数阶元件。使用该发明也可以通过分数阶元件得到整数阶元件。
  • 一种高速时域比较器-201410016124.9
  • 樊华;李强;李广军 - 电子科技大学
  • 2014-01-14 - 2016-11-23 - H03M1/50
  • 该发明公开了一种高速时域比较器,应用于逐次逼近模数转换器中。该高速时域比较器由差分信号交替控制的电压‑时间转换电路和可输入差分信号的时间‑数字转换电路组成,其中:电压‑时间转换电路由两个VCDL电路(电压控制延迟电路)组成,每个VCDL电路由四级CSI电路串联而成;时间‑数字转换电路由输入电路和输出电路组成,从而具有速度更快、精度更高,能用于12‑bit100MS/s的流水线逐次逼近模数转换器,且既适用于单端逐次逼近模数转换器,也适用于全差分逐次逼近模数转换器的效果。
  • 一种时间偏差选择电路-201210277401.2
  • 李巍;纪伟伟 - 复旦大学
  • 2012-08-06 - 2016-11-16 - H03M1/50
  • 本发明属于时间测量技术领域,具体涉及一种时间偏差选择电路,该电路为应用于由两级时间数字转换器构成的时间测量电路。本发明时间偏差选择电路由选择信号发生器,延时模块和选通模块组成,选通模块采用两个完全相同的多选一线性选择器组成,其中一个选择器(MUX)为有效的选择器,另一选择器为伪选择器(D‑MUX)。选择器(MUX)和伪选择器(D‑MUX)输入同为合并输入{D<N:1>,STOP}的延时输出{A<N:1>,B},以最小程度的引入传输延时的偏差。本发明时间偏差选择电路的结构简单、合理,可以实现有效的偏差选择,既实现了正确的偏差选通,又避免了引入过多的时间偏差,尤其是非线性偏差,有效克服了两级结构的TDC时间测量的技术难点。
  • 环形时间数字转换器及其方法-201310152606.2
  • 宋财华;王贤妮;徐君 - 江西三川水表股份有限公司
  • 2013-04-27 - 2016-10-12 - H03M1/50
  • 本发明提供了一种环形时间数字转换器,包括:一个脉冲整形器,用于对输入的开始脉冲和停止脉冲整形成固定宽度输出;至少两个差分比较单元,用于当匹配使能时,所述差分比较单元中的触发器将置位端置为1;一个圈计数器,用于计算脉冲在环中传播的次数;一个匹配使能逻辑器,用于产生匹配使能信号,并将产生的所述匹配使能信号发送到所述差分比较单元的比较使能端口;至少两个环内位置编码器,用于根据所述差分比较单元送出的匹配信号,找到第一个匹配上的单元的位置;结果记录寄存器,用于当匹配发生时记录圈数和环内位置。本发明提出了一种环形时间数字转换器及其方法,通过使用差分链实现了高分辨率,采用环形设计,节省了晶圆面积。
  • 基于FPGA精细延迟单元的时间数字转换方法及装置-201410525684.7
  • 王元庆;彭正枫 - 南京大学
  • 2014-10-08 - 2015-02-18 - H03M1/50
  • 一种基于FPGA精细延迟单元的TDC方法,激光脉冲触发信号TRIG_IN(1)经过基板布线延迟(2)到达缓冲器BUFR(3),再经过64路布线延迟(4)到达64级精细延时单元IODEALY模块(5),每一级或每一路精细延时单元IODELAY依次增加1tap(78ps),IODELAY模块的延迟精度受到延时校准单元IDELAYCTRL模块(6)的控制,双边沿采样后的信号经过或逻辑OR(10)产生触发信号的初步判别信号,并分别经过4bit移位寄存器4bit shift reg(12),等0逻辑(13)和与门逻辑AND(14)产生最后的TRIG_OUT(15)信号。
  • 循环时间数字转换器-201320653357.0
  • 徐江涛;朱昆昆;高静;史再峰;姚素英 - 天津大学
  • 2013-10-22 - 2014-05-21 - H03M1/50
  • 本实用新型涉及微电子学的模拟集成电路设计领域,为进一步增加传统TDC的输入范围,使TDC在较大输入范围下仍能保持线性特性以及降低设计匹配要求,提出一种循环时间数字转换器(Cyclic TDC)。为达到上述目的,本实用新型采用的技术方案是,循环时间数字转换器,输入的两个时间信号差值经过子TDC转换对应的数字码,子TDC转换得到的时间余量再由时间乘2放大器进行放大,放大后的时间余量再由多路选择器再次进入子TDC进行量化,此循环转换过程进行到需要的精度;转换完的数字码通过读出电路进行错位相加,得到的最后数字码由读出电路输出,从而完成时间信号到数字码的转换。本实用新型主要应用于模拟集成电路设计。
  • 一种两级时间数字转换器-201210343107.7
  • 李巍;纪伟伟 - 复旦大学
  • 2012-09-16 - 2014-03-26 - H03M1/50
  • 本发明属于微电子及时间测量领域,具体涉及一种两级时间数字转换器,该转换器的电路可以应用于高频宽频带的全数字锁相环中。本发明的两级时间数字转换器,采用半定制与全定制的结合,其包括:第一级量化结构,采用缓冲器延时链来作粗量化;时间偏差选择电路,其由选择信号发生器,延时链和多路选择器组成;第二级量化结构,采用以缓冲器为基本单元的Vernier延时链来作细量化,另外包括第一级缓冲器链的复制链同时复用Vernier延时链来做分辨率比值的测量;译码电路,对应于量化方案实现从伪温度计码到二进制码的转换;其中,选择信号发生器和译码电路采用Verilog半定制实现,其余为全定制实现。本发明可以应用于高频宽频带ADPLL中,实现高分辨率高线性度的时间数字转换。
  • 一种基于差分充电的高精度大范围时间数字转换器-201310176722.8
  • 王新刚;王飞;杨海钢 - 中国科学院电子学研究所
  • 2013-05-14 - 2014-03-12 - H03M1/50
  • 发明公开了一种基于差分充电的高精度大范围时间数字转换器,该转换器包含时间分段器、脉冲产生器、启动器、主从电荷泵、选择电路、比较电路、粗测和细测计数器。时间分段器将待测时间间隔分为三部分,一部分经粗测计数器量化,剩余两部分通过主电荷泵转化为电压信息;启动器产生逼近信号触发脉冲产生器产生充放电脉冲对从电荷泵差分充电;细测计数器记录逼近信号的个数;选择电路选择一个从电荷泵输出电压与主电荷泵电压比较;随着时钟周期数的增长,从电荷泵电压逼近主电荷泵电压,两电压相等时,比较电路输出跳变且细测计数器停止计数。粗测计数器和细测计数器的计数结果为最终的测量结果。本发明能够对大范围的时间间隔进行高精度的转换。
  • 循环时间数字转换器-201310500095.9
  • 徐江涛;朱昆昆;高静;史再峰;姚素英 - 天津大学
  • 2013-10-22 - 2014-01-22 - H03M1/50
  • 本发明涉及微电子学的模拟集成电路设计领域,为进一步增加传统TDC的输入范围,使TDC在较大输入范围下仍能保持线性特性以及降低设计匹配要求,提出一种循环时间数字转换器(Cyclic TDC)。为达到上述目的,本发明采用的技术方案是,循环时间数字转换器,输入的两个时间信号差值经过子TDC转换对应的数字码,子TDC转换得到的时间余量再由时间乘2放大器进行放大,放大后的时间余量再由多路选择器再次进入子TDC进行量化,此循环转换过程进行到需要的精度;转换完的数字码通过读出电路进行错位相加,得到的最后数字码由读出电路输出,从而完成时间信号到数字码的转换。本发明主要应用于模拟集成电路设计。
  • 一种时间数字转换器-201210211299.6
  • 王新刚;杨海钢 - 中国科学院电子学研究所
  • 2012-06-20 - 2014-01-15 - H03M1/50
  • 本发明提供了一种时间数字转换器,所述的转换器包含粗检测电路、接口电路和细检测电路,其中:粗检测电路通过将延迟线设计成环状,且其中的裁决单元复用做延迟单元,同时借助于计数器,最终实现了大输入范围的时间数字转换;接口电路用于将粗检测电路产生的时间余量传递到细检测电路;细检测电路通过调节场效应管的栅氧电容使得差分环形振荡器中两个振荡器的频率差为一固定很小值,从而实现精度可调的高精度的时间数字转换。总之,通过上述三个模块,本发明中的时间数字转换器能够以较小的面积开销对时间间隔进行高精度大范围的转换。
  • 时间数字转换器和时间间隔测量方法-201310349781.0
  • 刘苏;杨丽琼;苏孟豪;李晓钰 - 龙芯中科技术有限公司
  • 2013-08-12 - 2013-11-20 - H03M1/50
  • 本发明公开了一种时间数字转换器和时间间隔测量方法。其中,时间数字转换器包括:第一脉冲整形器,用于接收开始脉冲和结束脉冲,并对开始脉冲进行转换以输出第一脉冲,以及对结束脉冲进行转换以输出第二脉冲;环形差分链,用于记录环内位置,具有第一延迟环和第二延迟环,第一延迟环用于传输第一脉冲,第二延迟环用于传输第二脉冲;计数器,用于对第一脉冲在第一延迟环内的传输圈数计数,得到慢环圈数,并对第二脉冲在第二延迟环内的传输圈数计数,得到快环圈数;以及寄存器,用于存储第二计数值、第一计数值和环内位置,以计算时间间隔。通过本发明,解决了现有技术中时间数字转换器比较复杂的问题,进而达到了简化结构、降低功耗的效果。
  • 一种两段式时间数字转换电路-201310076113.5
  • 郑丽霞;吴金;杨俊浩;董怀朋;孙伟锋;宋慧滨;高新江;孙力军;张秀川;蒋利群 - 东南大学
  • 2013-03-11 - 2013-07-17 - H03M1/50
  • 本发明公开了一种两段式时间数字转换(TDC)电路,包括第一计数器部分和第二计数器部分,其中第一计数器部分包括延迟单元、译码电路、锁存器,采用闭环延迟线式结构,第二计数器部分采用伪随机序列计数器,所述两段式时间数字转换电路采用门控信号控制,可重复开关,初态确定且启动迅速;该电路用于阵列型红外三维成像读出电路,根据需要将电路配置于象素外、象素内或部分置于象素外;相比于普通TDC电路,本发明电路结构简单,可工作于较高频率,提高时间分辨率的同时产生稳定的振荡频率;满足阵列型红外传感读出电路中象素电路面积小、功耗低、时间分辨率高的应用需求。
  • 时间数字转换器-201210591197.1
  • 吴建辉;王子轩;黄成;李红;周正亚;陈庆 - 东南大学
  • 2012-12-31 - 2013-05-01 - H03M1/50
  • 本发明公开了一种时间数字转换器,包括游尺延迟线时间数字转换器、误差选择电路、误差积分电路和误差补偿电路;将第一输入信号和第二输入信号输入游尺延迟线时间-数字转换器,游尺延迟线时间数字转换器比较第一输入信号和第二输入信号的时间差,并将该时间差量化为数字编码输出至误差选择电路和误差补偿电路,时间差还输入误差选择电路;误差选择电路将时间差放大后,选取正确的量化误差并输出给误差积分电路;误差积分电路将量化误差提取出来并积分,并将积分值输入误差补偿电路;误差补偿电路将积分值与参考电压比较,若积分值大于参考电压,则使数字编码加1输出。本发明避免了量化误差信息的丢失,提高了时间数字转换器的分辨率。
  • 时间数字转换系统与频率合成器-201210393850.3
  • 卓宜贤;罗伯·伯根·史塔斯魏奇 - 联发科技股份有限公司
  • 2012-10-17 - 2013-04-17 - H03M1/50
  • 本发明提供一种时间数字转换系统,包括一功率管理电路与一时间数字转换器。功率管理电路耦接一频率参考时钟与一变量时钟,用以输出一延迟频率参考时钟与变量时钟的单一脉波,该单一脉波领先于延迟频率参考时钟中的一转态处。时间数字转换器耦接功率管理电路,用以产生一数字转换输出。本发明还提供一种频率合成器。本发明可以有效减少功率消耗。
  • 时间数字转换器及时间数字转换方法-201110192100.5
  • 石成江;颜军;张庆国;李惠军;徐永贵;牛停举;李宝花;谭丽丽 - 山东欧龙电子科技有限公司
  • 2011-07-11 - 2013-01-16 - H03M1/50
  • 本发明公开了一种时间数字转换器,它包括:测量控制电路单元、精细计数接口单元、精细计数单元、粗计数单元、校准单元、内部寄存器单元和后处理单元,精细计数单元包括环形延时链、双边沿计数器、精细计数锁存器和优先级编码器;环形延时链包括位于芯片左边最上方的一组与逻辑门和位于其它位置的至少八组非逻辑门,所述这些逻辑门按口字型摆放并首尾相接。本发明还公开了一种时间数字转换的方法,由于采用了基于门延时的精细计数和基于时钟的粗计数相结合的技术,可以精确测量开始脉冲信号和停止脉冲信号之间的时间间隔,能够同时满足高精度、大量程的性能要求,并且该时间数字转换器占空间小,偏差小。
  • 积分模数转换器-201110187470.X
  • 王晶;于海魁 - 北京立博信荣科技有限公司
  • 2011-07-05 - 2013-01-09 - H03M1/50
  • 本发明提供一种积分模数转换器,包括用于增大模数转换器输入信号和基准信号驱动力的缓冲器,用于对缓冲器的输出信号进行积分的积分器,用于比较积分器的输出和基准电压,产生标志信号的比较模块,以及在自归零阶段消除缓冲器、积分器和比较模块的失调电压的自归零辅助电路,通过将失调电压保存到积分电容和自归零电容上,消除了缓冲器、积分器和比较模块的失调电压,实现过程中不需要增加额外的频率补偿电路,大大降低了电路的复杂度和设计难度。
  • 基于分数阶Fourier变换的三角线性调频连续波特征提取方法-201110172813.5
  • 刘锋;黄宇;张鑫;徐会法;王泽众;郑鹏 - 中国人民解放军海军航空工程学院
  • 2011-06-16 - 2012-12-19 - H03M1/50
  • 本发明涉及一种基于分数阶Fourier变换的三角线性调频连续波(TLFMCW)特征参数提取方法,属于信息对抗技术领域。本发明以离散采样型分数阶Fourier变换为基本工具,将三角线性调频连续波转化为多分量线性调频(LFM)信号,利用多分量LFM信号在不同分数阶域具有能量冲击特性,提取出各个LFM信号分量的特征参数,根据LFM信号分量在时频域上的几何关系,结合数理统计方法实现了TLFMCW信号的调制周期,调频率,初始频率,带宽等特征参数提取。本发明提出的方法提高了在低信噪比情况下的TLFMCW信号的参数估计精度,降低了对信号采样时间的约束,并且还可以运用于LFM脉冲信号和LFM连续波信号,为未来信号特征提取技术的设计提供了一条新的途径。
  • 时间数字转换器-201210194490.4
  • 曹长华;郭小川;陈彦宏;王才艺 - 联发科技(新加坡)私人有限公司
  • 2012-06-13 - 2012-12-19 - H03M1/50
  • 本发明提供一种时间数字转换器,包括一耦合振荡器以及一测量电路。该耦合振荡器包括一第一延迟线和耦接到该第一延迟线的一第二延迟线,从该第一和第二延迟线的一起始延迟级传送一转换信号,其中该第一延迟线和第二延迟线每个都包括同样数量互相串连耦接的延迟级,该第一延迟线和第二延迟线内每个延迟级均耦接至该另一延迟线内的一对应延迟级,并且用于产生一延迟信号。该测量电路通过使用一测量信号取样该延迟信号来判定该转换信号沿着该多个延迟级传送所花费的时间,据此产生该时间的一数字表示值。本发明可以使测量时间最小单元的值得到降低,并且加强电路效能。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top