[发明专利]数字锁相环结构无效

专利信息
申请号: 201080025740.0 申请日: 2010-04-07
公开(公告)号: CN102804606A 公开(公告)日: 2012-11-28
发明(设计)人: 尼古拉斯·索尔宁 申请(专利权)人: 剑桥硅无线电有限公司
主分类号: H03L7/081 分类号: H03L7/081;H03L7/091;H03C3/09
代理公司: 北京康信知识产权代理有限责任公司 11240 代理人: 余刚;吴孟秋
地址: 英国*** 国省代码: 英国;GB
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种锁相环电路包括:振荡器(20),被配置为生成输出信号;输入(25)端,用于接收基准时钟信号;延迟单元(26),被配置为延迟基准时钟信号以生成延迟的基准时钟信号;相位比较器(27),被配置为生成表示输出信号和延迟的基准时钟信号之间的相位差的量化信号;积分器(28),被配置为对量化信号进行积分以形成积分信号;第一反馈通路(22),被配置为根据积分信号控制振荡器的相位和/或频率;以及第二反馈通路(23),被配置为根据积分信号调整由延迟单元(26)施加的延迟。
搜索关键词: 数字 锁相环 结构
【主权项】:
一种锁相环电路,包括:振荡器,被配置为生成输出信号;输入端,用于接收基准时钟信号;延迟单元,被配置为将所述基准时钟信号进行延迟以生成延迟的基准时钟信号;相位比较器,被配置为生成表示输出信号和基准时钟信号之间的相位差的量化信号;积分器,被配置为对所述量化信号进行积分以形成积分信号;第一反馈通路,被配置为根据所述积分信号控制所述振荡器的相位和/或频率;以及第二反馈通路,被配置为根据所述积分信号调整由所述延迟单元施加的延迟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于剑桥硅无线电有限公司,未经剑桥硅无线电有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201080025740.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top