[发明专利]用于数字预失真系统的信号延迟时间的估计方法有效

专利信息
申请号: 201010581258.7 申请日: 2010-12-06
公开(公告)号: CN102075469A 公开(公告)日: 2011-05-25
发明(设计)人: 于翠屏;刘元安;黎淑兰;孙凯;都天骄;吴永乐;苏明 申请(专利权)人: 北京邮电大学
主分类号: H04L25/48 分类号: H04L25/48;H04L25/03;H03F1/32
代理公司: 北京德琦知识产权代理有限公司 11018 代理人: 夏宪富
地址: 100876 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种用于数字预失真系统的信号延迟时间的估计方法,是先采用三阶样条内插方法对功率放大器的输入信号采样数据和输出信号采样数据分别进行内插处理,以使处理后的输入信号采样数据和输出信号采样数据的采样传输速率相等;完成内插操作后,从插值后的输入信号采样数据中取出N个采样数据,并从插值后的输出信号采样数据中取出相应的2N个采样数据,然后采用基于加减运算的延迟估计算法对上述两组数据(输入信号N个采样数据和输出信号2N个采样数据)进行时延估计,从而实现使得输出信号的采样数据和输入信号的采样数据之间的实现同步。本发明显著降低运算复杂度,且计算精度和准确度高,能准确估计预失真系统中信号的延迟时间。
搜索关键词: 用于 数字 失真 系统 信号 延迟时间 估计 方法
【主权项】:
一种用于数字预失真系统的信号延迟时间的估计方法,适用于功率放大器的输入信号采样率及其输出信号采样率相同或不相同的情况;其特征在于:先通过三阶样条内插的方法对功率放大器的输入信号采样数据和输出信号采样数据分别进行内插处理,以使处理后的输入信号采样数据和输出信号采样数据的采样速率相等;完成内插操作后,从插值后的输入信号采样数据中取出N个采样数据,并从插值后的输出信号采样数据中取出相应的2N个采样数据,然后采用基于加减运算的延迟估计算法对上述两组数据:即输入信号N个采样数据和输出信号2N个采样数据进行时延估计,从而使得输出信号的采样数据和输入信号的采样数据实现同步。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京邮电大学,未经北京邮电大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010581258.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top