[发明专利]用于初始化延迟锁定环的方法和装置无效
申请号: | 201010267833.6 | 申请日: | 2006-02-03 |
公开(公告)号: | CN101917189A | 公开(公告)日: | 2010-12-15 |
发明(设计)人: | 迪特尔·黑勒;托尼·迈尔;彼得·弗拉先科 | 申请(专利权)人: | 睦塞德技术公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 王波波 |
地址: | 加拿大*** | 国省代码: | 加拿大;CA |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种延迟锁定环,包括初始化电路,该电路确保将DLL初始化为不会过于接近延迟与控制电压关系特性曲线的任一端的工作点。该初始化电路迫使DLL总是最初从初始延迟开始搜索锁定点,在一个方向上改变延迟,并迫使DLL跳过第一锁定点。初始化电路仅允许DLL从初始延迟开始在一个方向上改变压控延迟环的延迟,直到达到工作点。 | ||
搜索关键词: | 用于 初始化 延迟 锁定 方法 装置 | ||
【主权项】:
一种延迟锁定环,用于向参考时钟信号提供延迟,该延迟锁定环具有至少一个潜在锁定点,且该延迟锁定环包括:锁定点临近度检测器,检测与所述至少一个潜在锁定点的临近度;初始化控制电路,耦合至所述锁定点临近度检测器的输出端;反相电路,包括多路复用器以及至少一个反相器,所述至少一个反相器的输出耦合至所述多路复用器输入端,所述反相电路用于使得能够根据所述初始化控制电路的输出,选择两个时钟信号中的单一时钟信号,以改变参考时钟信号的延迟;以及可变延迟线,其输出端耦合至所述反相电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于睦塞德技术公司,未经睦塞德技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010267833.6/,转载请声明来源钻瓜专利网。
- 上一篇:一种码率为1的游长受限调制编码方法
- 下一篇:影像杂讯过滤系统及方法