[发明专利]一种微处理器和其信息储存方法有效
申请号: | 201010171426.5 | 申请日: | 2010-04-28 |
公开(公告)号: | CN101840330A | 公开(公告)日: | 2010-09-22 |
发明(设计)人: | 汤玛斯·C·麦当劳;布兰特·比恩 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | G06F9/38 | 分类号: | G06F9/38 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 钱大勇 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种非循序执行暨循序引退的微处理器,包括:分支信息表以及重排序缓冲器。分支信息表包括N个分支信息项目,N个分支信息项目的每一者用以储存对应分支指令的相关分支信息。重排序缓冲器耦接于分支信息表,重排序缓冲器包括M个项目,M个项目的每一者用以储存微处理器内的未引退指令的相关信息,其中M个项目的每一者均包括第一字段,用以指示未引退指令是否为分支指令,若是,则还包括第二字段用来储存分支信息表的对应标签,对应标签用以指示分支信息表中储存分支指令的相关分支信息的对应分支信息项目,其中N小于M。 | ||
搜索关键词: | 一种 微处理器 信息 储存 方法 | ||
【主权项】:
一种非循序执行暨循序引退的微处理器,包括:一分支信息表,包括N个分支信息项目,上述N个分支信息项目的每一者用以储存一对应分支指令的相关分支信息;以及一重排序缓冲器,耦接于上述分支信息表,上述重排序缓冲器包括M个项目,上述M个项目的每一者用以储存上述微处理器内的一未引退指令的相关信息,其中上述M个项目的每一者均包括一第一字段,用以指示上述未引退指令是否为一分支指令,若是,则还包括一第二字段用来储存上述分支信息表的一对应标签,该对应标签用以指示上述分支信息表中储存上述分支指令的相关分支信息的一对应分支信息项目;其中N小于M。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010171426.5/,转载请声明来源钻瓜专利网。
- 上一篇:可编程模拟拼片放置工具
- 下一篇:电子照相感光体和图像形成装置
- 信息记录介质、信息记录方法、信息记录设备、信息再现方法和信息再现设备
- 信息记录装置、信息记录方法、信息记录介质、信息复制装置和信息复制方法
- 信息记录装置、信息再现装置、信息记录方法、信息再现方法、信息记录程序、信息再现程序、以及信息记录介质
- 信息记录装置、信息再现装置、信息记录方法、信息再现方法、信息记录程序、信息再现程序、以及信息记录介质
- 信息记录设备、信息重放设备、信息记录方法、信息重放方法、以及信息记录介质
- 信息存储介质、信息记录方法、信息重放方法、信息记录设备、以及信息重放设备
- 信息存储介质、信息记录方法、信息回放方法、信息记录设备和信息回放设备
- 信息记录介质、信息记录方法、信息记录装置、信息再现方法和信息再现装置
- 信息终端,信息终端的信息呈现方法和信息呈现程序
- 信息创建、信息发送方法及信息创建、信息发送装置