[发明专利]数据处理设备和方法无效
申请号: | 201010126764.7 | 申请日: | 2010-02-20 |
公开(公告)号: | CN101826056A | 公开(公告)日: | 2010-09-08 |
发明(设计)人: | D·H·塞姆斯;J·S·卡兰;H·J·弗朗西斯;P·G·迈尔 | 申请(专利权)人: | ARM有限公司 |
主分类号: | G06F12/12 | 分类号: | G06F12/12;G06F9/30 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 臧霁晨;李家麟 |
地址: | 英国*** | 国省代码: | 英国;GB |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 描述了一种数据处理设备,该数据处理设备包括可操作地执行指令序列的处理器和具有多个缓存行的超高速缓存,所述超高速缓存可操作地存储由所述处理器在执行所述指令序列时访问的数据值。还提供了超高速缓存控制器,所述超高速缓存控制器包括响应于在该处理器处接收的流预载入指令,可操作地将数据值从主存储器存储到该超高速缓存的一个或多个缓存行内的预载入电路。所述超高速缓存控制器还包括响应于该流预载入指令,可操作地标识该超高速缓存中的一个或多个缓存行用于优先再使用的识别电路。所述超高速缓存控制器还包括可操作地实施缓存维持操作的超高速缓存维持电路,在该缓存维持操作期间,考虑到由所述标识电路为所述超高速缓存的缓存行生成的任何优先用于再使用标识,执行用于再使用的一个或多个缓存行的选择。这样,可以使用单个流预载入指令既触发到所述超高速缓存内的数据值的一个或多个缓存行的预载入,并且也标记所述超高速缓存的另外的一个或多个缓存行用于优先再使用。 | ||
搜索关键词: | 数据处理 设备 方法 | ||
【主权项】:
一种数据处理设备,所述数据处理设备包括:(i)处理器,所述处理器可操作地执行指令序列;(ii)超高速缓存,所述超高速缓存具有多个缓存行,所述超高速缓存可操作地存储用于被所述处理器在执行所述指令序列时访问的数据值;(iii)超高速缓存控制器,所述超高速缓存控制器包括:预载入电路,响应于在所述处理器处接收的流预载入指令,所述预载入电路可操作地将数据值从主存储器存储到所述超高速缓存的一个或多个缓存行内;标识电路,响应于所述流预载入指令,所述标识电路可操作地标识所述超高速缓存的一个或多个缓存行用于优先再使用;以及超高速缓存维持电路,所述超高速缓存维持电路可操作地实施缓存维持操作,在所述缓存维持操作期间,考虑到(haveregard to)由所述标识电路为所述超高速缓存的缓存行所生成的任何优先用于再使用标识,执行用于再使用的一个或多个缓存行的选择。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于ARM有限公司,未经ARM有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010126764.7/,转载请声明来源钻瓜专利网。
- 上一篇:显示驱动装置、显示装置
- 下一篇:微处理器以及快速执行条件分支指令的方法