[发明专利]数据处理系统中的高速缓存一致性协议有效
| 申请号: | 200980115765.7 | 申请日: | 2009-02-23 |
| 公开(公告)号: | CN102016790A | 公开(公告)日: | 2011-04-13 |
| 发明(设计)人: | 威廉·C·莫耶 | 申请(专利权)人: | 飞思卡尔半导体公司 |
| 主分类号: | G06F9/06 | 分类号: | G06F9/06;G06F12/08;G06F9/00 |
| 代理公司: | 中原信达知识产权代理有限责任公司 11219 | 代理人: | 刘光明;穆德骏 |
| 地址: | 美国得*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 一种数据处理系统(10)包括:具有高速缓存(28)的第一主设备(14);第二主设备(16或22);经由系统互连而可操作地耦接到第一主设备和第二主设备的存储器(20)。所述高速缓存包括为该高速缓存的数据单元实现一组高速缓存一致性状态(102,104,108,106)的高速缓存控制器(29)。所述高速缓存一致性状态包括:无效状态(102);未修改的非一致状态(104),该状态指示没有修改所述高速缓存的数据单元的数据,并且不保证所述高速缓存的数据单元的数据与数据处理系统的至少一个其他存储设备中的数据是一致的;以及未修改的一致状态(106),该状态指示没有修改该数据单元的数据,并且该数据单元的数据与所述数据处理系统的至少一个其他存储设备中的数据是一致的。 | ||
| 搜索关键词: | 数据处理系统 中的 高速缓存 一致性 协议 | ||
【主权项】:
一种数据处理系统,包括:第一主设备,所述第一主设备包括高速缓存;第二主设备;存储器,所述存储器经由系统互连可操作地耦接到所述第一主设备和所述第二主设备;其中,所述高速缓存包括高速缓存控制器,所述高速缓存控制器为所述高速缓存的数据单元实现一组高速缓存一致性状态,所述高速缓存一致性状态包括:无效状态;未修改的非一致状态,所述未修改的非一致状态指示没有修改所述高速缓存的数据单元中的数据,并且不保证所述高速缓存的数据单元中的数据与所述数据处理系统的至少一个其他存储设备中的数据是一致的;和未修改的一致状态,所述未修改的一致状态指示没有修改所述数据单元的数据,并且所述数据单元的数据与所述数据处理系统的至少一个其他存储设备中的数据是一致的。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于飞思卡尔半导体公司,未经飞思卡尔半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200980115765.7/,转载请声明来源钻瓜专利网。





