[发明专利]具有闹钟功能的记时便签座无效

专利信息
申请号: 200910155517.7 申请日: 2009-12-17
公开(公告)号: CN101719336A 公开(公告)日: 2010-06-02
发明(设计)人: 杨颖;张艺;葛慧慧 申请(专利权)人: 浙江大学
主分类号: G09F3/18 分类号: G09F3/18;G04G13/02
代理公司: 杭州求是专利事务所有限公司 33200 代理人: 杜军
地址: 310027 浙*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种具有闹钟功能的记时便签座。现有的便签座功能单一。本发明包括滑杆、便签夹、支座、USB插头。滑杆为弧形条状,侧面设有二十四个LED灯,相邻两个LED灯为半个小时,对应整小时时间点的十二个LED灯位置标有十二个时间刻度。滑杆的内弧面开有滑槽,滑槽内设置有导电片,并且对应时间刻度的位置设有弹性触片。便签夹包括固定连接的夹子和金属插钉,金属插钉插入滑槽,可沿滑槽滑动,金属插钉与对弹性触片以及导电片构成十二个闹铃开关。支座内设置有控制装置。本发明利用单片机控制LED灯的开关,每间隔半个小时多亮一盏LED灯,实现时间显示功能,并且利用十二个闹铃开关实现了定时的功能,扩展了便签座的功能。
搜索关键词: 具有 闹钟 功能 记时 便签
【主权项】:
具有闹钟功能的记时便签座,包括滑杆、便签夹、支座、USB插头,其特征在于:滑杆整体为弧形条状,其截面为方形,滑杆的外弧面的下部与支座固定连接,滑杆的侧面排列设置有二十四个LED灯作为时间点,滑杆的侧面对应十二个LED灯位置标有十二个时间刻度,相邻的两个时间刻度之间间隔一个LED灯;滑杆的内弧面沿弧线开有长条形的滑槽;滑槽的下部固定设置有长条形的导电片,滑槽内对应十二个时间刻度的位置设置有十二对弹性触片,每对弹性触片包括两个拱形弹性金属片,两个拱形弹性金属片的外弧面对应且分开设置,拱形弹性金属片与导电片之间设置有绝缘隔板;便签夹包括固定连接的夹子和金属插钉,金属插钉插入滑槽,金属插钉的头部与导电片接触,便签夹可沿滑槽滑动,金属插钉与十二对弹性触片以及导电片构成十二个闹铃开关;支座内设置有控制装置;控制装置包括一个主控芯片89C2051,三个输出锁存芯片74HC573 U1、U2和U3,两个输入扩展芯片74LS245 U4和U5,蜂鸣器BELL,一个四芯接线端口P0,一个十二芯接线端口P1,三个八芯接线端口P2、P3和P4;其中三个输出锁存芯片74HC573用来扩展输出,控制LED灯的亮灭;两个输入扩展芯片74LS245用于判断闹铃设置的状态;四芯接线端口P0的1~4输出脚分别与USB插头的四根引线连接,四芯接线端口P0的1脚输出作为VCC电源、4脚输出接地;三个输出锁存芯片74HC573 U1、U2和U3的1Q~8Q脚分别与二十四个LED灯限流电阻R1~R24的一端连接,二十四个LED灯限流电阻R1~R24的另一端分别与三个八芯接线端口P2、P3和P4的1~8输入脚连接,三个八芯接线端口P2、P3和P4的输出脚分别与二十四个LED灯连接;三个输出锁存芯片74HC573 U1、U2和U3的8D~1D脚、两个输入扩展芯片74LS245 U4和U5的B0~B7脚通过总线分别与主控芯片89C2051的P1.0~P1.7脚对应连接;三个输出锁存芯片74HC573 U1、U2和U3的OC脚接地;第一个输出锁存芯片74HC573 U1的C脚与主控芯片89C2051的P3.7脚连接,第二个输出锁存芯片74HC573 U2的C脚与主控芯片89C2051的P3.0/RXD脚连接,第三个输出锁存芯片74HC573 U3的C脚与主控芯片89C2051的P3.1/TXD脚连接;第一上拉电阻R111的一端与主控芯片89C2051的P1.0脚连接,第二上拉电阻R112的一端与主控芯片89C2051的P3.7脚连接,第一上拉电阻R111的另一端和第二上拉电阻R112的另一端与VCC电源连接;十二芯接线端口P1的1~8输出脚与一个输入扩展芯片74LS245 U4的A0~A7脚对应连接,9~12输出脚分别与另一个输入扩展芯片74LS245 U5的A7~A4脚连接,十二芯接线端口P1的十二个输入脚分别与十二个闹铃开关的引线连接;一个输入扩展芯片74LS245 U4的E脚与主控芯片89C2051的P3.2//INT0脚连接,另一个输入扩展芯片74LS245 U5的E脚与主控芯片89C2051的P3.1//INT1脚连接,两个输入扩展芯片74LS245 U4和U5的DIR脚与VCC电源连接;主控芯片89C2051的XTAL2脚、晶振Y11的一端与第一电容C111的一端连接,主控芯片89C2051的XTAL1脚、晶振Y11的另一端与第二电容C112的一端连接,第一电容C111的另一端和第二电容C112的另一端接地,第一电容C111、第二电容C112和晶振Y11组成晶振电路,控制时钟输入;主控芯片89C2051的VCC脚、第三电容C113的一端与VCC电源连接,第三电容C113的另一端接地;三极管Q1的基极与限流电阻R00的一端连接,限流电阻R00的另一端与主控芯片89C2051的3.4/T0脚连接,三极管Q1的集电极与蜂鸣器BELL的正端连接,蜂鸣器BELL的负端接地,三极管Q1的发射极与VCC电源连接;电容C1的一端、下拉电阻R25的一端与主控芯片89C2051的RST脚连接,电容C1的另一端与VCC电源连接,下拉电阻R25的另一端接地。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910155517.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top