[发明专利]全数字解调中并行插值位同步系统及同步方法有效

专利信息
申请号: 200910089660.0 申请日: 2009-07-23
公开(公告)号: CN101610146A 公开(公告)日: 2009-12-23
发明(设计)人: 张咏;杨光文;杨新权;李立 申请(专利权)人: 西安空间无线电技术研究所
主分类号: H04L7/02 分类号: H04L7/02;H04L27/26;H03D7/00
代理公司: 中国航天科技专利中心 代理人: 安 丽
地址: 71000*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 全数字解调中并行插值位同步系统及同步方法,(1)将输入的2路并行采样数据K1、K2分别依次延迟三个时钟周期,得到K1_d1、K1_d2、K1_d3和K2_d1、K2_d2、K2_d3;(2)分别对上述采样数据及uk进行插值处理;(3)将指示有效信号延迟至上述插值处理得到结果的时刻,并根据该指示有效信号对步骤(2)中的插值处理结果进行抽取,得到符号的最大点和符号穿越点,并将符号的最大点输出;(4)根据步骤(3)中得到的符号的最大点和符号穿越点计算定时误差,并对该定时误差进行滤除噪声并调整幅度处理后得到NCO控制信号;(5)根据上述NCO控制信号确定指示有效信号及代表符号最大点与前一采样点的间隔uk,进入下一时钟周期,从步骤(1)开始执行。
搜索关键词: 数字 解调 并行 插值位 同步 系统 方法
【主权项】:
1、全数字解调中并行插值位同步系统,其特征在于包括:输入延迟模块、插值计算模块一、插值计算模块二、定时误差计算模块、环路滤波模块、NCO模块和输出模块;输入延迟模块,将输入的2路并行采样数据K1、K2分别依次延迟三个时钟周期,得到K1_d1、K1_d2、K1_d3和K2_d1、K2_d2、K2_d3,将K1_d3、K2_d3、K1_d2、K2_d2输入给插值计算模块一;将K1_d2、K2_d2、K1_d1、K2_d1输入给插值计算模块二;插值计算模块一,对接收的4个采样数据K1_d3、K2_d3、K1_d2、K2_d2及NCO模块输入的代表符号最大点与前一采样点的间隔uk进行插值处理,将NCO模块输入的指示有效信号延迟至上述插值处理得到结果的时刻,并根据所述的指示有效信号对插值处理结果进行抽取,得到符号的最大点,并将该符号最大点输入给定时误差计算模块,同时将上述插值处理后的结果发送给输出模块;插值计算模块二,对接收的4个采样数据K1_d2、K2_d2、K1_d1、K2_d1及NCO模块输入的代表符号最大点与前一采样点的间隔uk进行插值处理,将NCO模块输入的指示有效信号延迟至上述插值处理得到结果的时刻,并根据所述的指示有效信号对插值处理结果进行抽取,得到符号的穿越点,并将该符号穿越点输入给定时误差计算模块;定时误差计算模块,根据接收到的符号最大点和穿越点计算定时误差,并将定时误差发送给环路滤波模块;环路滤波模块,将输入的定时误差信号滤除噪声并调整幅度后得到NCO控制信号,并将该NCO控制信号发送给NCO模块;NCO模块,根据接收的NCO控制信号,确定指示有效信号及代表符号最大点与前一采样点的间隔uk;将该指示有效信号发送给输出模块,将指示有效信号和uk发送给插值计算模块一、插值计算模块二;输出模块,根据接收的NCO模块输入的指示有效信号对插值计算模块一的输出进行抽取,输出符号最大点。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安空间无线电技术研究所,未经西安空间无线电技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910089660.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top