[发明专利]全数字解调中并行插值位同步系统及同步方法有效
| 申请号: | 200910089660.0 | 申请日: | 2009-07-23 |
| 公开(公告)号: | CN101610146A | 公开(公告)日: | 2009-12-23 |
| 发明(设计)人: | 张咏;杨光文;杨新权;李立 | 申请(专利权)人: | 西安空间无线电技术研究所 |
| 主分类号: | H04L7/02 | 分类号: | H04L7/02;H04L27/26;H03D7/00 |
| 代理公司: | 中国航天科技专利中心 | 代理人: | 安 丽 |
| 地址: | 71000*** | 国省代码: | 陕西;61 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 数字 解调 并行 插值位 同步 系统 方法 | ||
1.全数字解调中并行插值位同步系统,其特征在于包括:输入延迟模块、 插值计算模块一、插值计算模块二、定时误差计算模块、环路滤波模块、数控 振荡器NCO模块和输出模块;
输入延迟模块,将输入的2路并行采样数据K1、K2分别依次延迟三个时 钟周期,得到K1_d1、K1_d2、K1_d3和K2_d1、K2_d2、K2_d3,其中,K1_d1 是K1延迟一个时钟周期后的数据,其它的依次类推;将K1_d3、K2_d3、K1_d2、 K2_d2输入给插值计算模块一;将K1_d2、K2_d2、K1_d1、K2_d1输入给插 值计算模块二;
插值计算模块一,对接收的4个采样数据K1_d3、K2_d3、K1_d2、K2_d2 及NCO模块输入的代表符号最大点与前一采样点的间隔uk进行插值处理,将 NCO模块输入的指示有效信号延迟至上述插值处理得到结果的时刻,并根据所 述的指示有效信号对插值处理结果进行抽取,得到符号的最大点,并将该符号 最大点输入给定时误差计算模块,同时将上述插值处理后的结果发送给输出模 块;
插值计算模块二,对接收的4个采样数据K1_d2、K2_d2、K1_d1、K2_d1 及NCO模块输入的代表符号最大点与前一采样点的间隔uk进行插值处理,将 NCO模块输入的指示有效信号延迟至上述插值处理得到结果的时刻,并根据所 述的指示有效信号对插值处理结果进行抽取,得到符号的穿越点,并将该符号 穿越点输入给定时误差计算模块;
定时误差计算模块,根据接收到的符号最大点和穿越点计算定时误差,并 将定时误差信号发送给环路滤波模块;
环路滤波模块,将输入的定时误差信号滤除噪声并调整幅度后得到NCO 控制信号,并将该NCO控制信号发送给NCO模块;
NCO模块,根据接收的NCO控制信号,确定指示有效信号及代表符号最 大点与前一采样点的间隔uk;将该指示有效信号发送给输出模块,将指示有效 信号和uk发送给插值计算模块一、插值计算模块二;
输出模块,根据接收的NCO模块输入的指示有效信号对插值计算模块一 的输出进行抽取,输出符号最大点。
2.根据权利要求1所述的全数字解调中并行插值位同步系统,其特征在于: 所述的NCO模块实现过程如下:
首先,根据接收环路滤波模块输入的NCO控制信号b,计算中间变量 w=w0+b,这里w0是一个常量,且w0=1,再用NCO寄存器值reg减去w, 作为新的寄存器reg的值,即reg=reg-w;
然后,判断NCO模块中的寄存器值reg与-1关系,若reg<-1,则reg=reg+2, 且将指示有效信号设置为高电平,uk=1+2×reg;否则,将指示有效信号设置为 低电平,uk值不变;
最后,将上述指示有效信号发送给输出模块,将指示有效信号和uk发送给 插值计算模块一和插值计算模块二。
3.根据权利要求1所述的全数字解调中并行插值位同步系统,其特征在于: 所述的定时误差计算模块计算定时误差过程如下:
设插值计算模块一经过抽取后输出的符号最大点数据为dat_c10,dat_c11 为dat_c10的1个时钟的延迟;插值计算模块二经过抽取后输出的符号穿越点 数据为dat_c20,dat_c21为dat_c20的1个时钟的延迟,则定时误差计算为: ted=(dat_c10-dat_c11)*dat_c21。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安空间无线电技术研究所,未经西安空间无线电技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910089660.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种轿厢驱动装置
- 下一篇:链路数据的保护方法、系统及装置





