[发明专利]一种基于可逆逻辑门的DES加密系统的运算单元设计方法无效
申请号: | 200910031130.0 | 申请日: | 2009-04-28 |
公开(公告)号: | CN101546994A | 公开(公告)日: | 2009-09-30 |
发明(设计)人: | 管致锦;朱文颖;倪丽惠 | 申请(专利权)人: | 南通大学 |
主分类号: | H03K3/037 | 分类号: | H03K3/037;H04L9/06 |
代理公司: | 南京众联专利代理有限公司 | 代理人: | 顾伯兴 |
地址: | 226019江苏省*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种低功耗DES加密系统的基于可逆逻辑门的运算单元,本发明利用Fredkin门和Feynman门的级联构造了一种基于可逆逻辑门的可逆D触发器、可逆移位寄存器,在此基础上,构造了DES加密系统的运算单元的可逆设计。由于本申请对DES加密系统中运算单元的主要器件进行了基于可逆逻辑门的设计,避免了系统中因逻辑信息位的丢失产生的能量损耗,减少了系统能耗。 | ||
搜索关键词: | 一种 基于 可逆 逻辑 des 加密 系统 运算 单元 设计 方法 | ||
【主权项】:
1、一种用于低功耗DES加密系统的可逆D触发器,其特征在于:由第一Fredkin门、第一Feynman门、第二Fredkin门、第二Feynman门级联而成,第一Fredkin门的第二比特输出作为第一Feynman门的第一比特输入,第二Fredkin门的第三比特输出作为第二Feynman门的第一比特输入,第一Feynman门的第一比特输出作为第二Fredkin门的第三比特输入,且第一、第二Feynman门的第二比特输出分别反馈至第一、第二Fredkin门的第二比特输入。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南通大学,未经南通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910031130.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种自动化机床上的机械手
- 下一篇:送料装置