[发明专利]优化的处理器和指令对准有效
| 申请号: | 200810173125.9 | 申请日: | 2005-03-30 |
| 公开(公告)号: | CN101387951A | 公开(公告)日: | 2009-03-18 |
| 发明(设计)人: | J·L·巴尔 | 申请(专利权)人: | 阿尔特拉公司 |
| 主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F9/32 |
| 代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 王洪斌;魏 军 |
| 地址: | 美国加利*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明涉及优化的处理器和指令对准。一种方法和设备被提供用来优化处理器核心。公共的处理器子电路被用来执行对各种不同类型指令的计算,包括转移和非转移指令。即使被支持指令是多字节或字对准的,增加跨越不同指令类型的计算的通用性也允许转移指令跳转到字节对准的存储器地址。 | ||
| 搜索关键词: | 优化 处理器 指令 对准 | ||
【主权项】:
1. 一种现场可编程门阵列,包括:多个寄存器;被配置成用以处理与包括多个转移指令和非转移指令的指令集相关联的多个指令的电路,所述多个指令均具有多字节的长度,所述多个指令能够被在多字节对准的地址访问;公共子电路,可操作来执行非转移指令中的立即字段的符号扩展以及执行转移指令中的所述立即字段的符号扩展以计算转移指令的目标地址,其中,对所述非转移指令进行操作的所述公共子电路是对所述转移指令进行操作的相同的子电路;其中,所述现场可编程门阵列的主元件或者从元件中的一个直接通过端口来访问所述阵列的存储器而不是通过系统总线来访问。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于阿尔特拉公司,未经阿尔特拉公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810173125.9/,转载请声明来源钻瓜专利网。
- 上一篇:印刷品提供系统及印刷品提供方法
- 下一篇:带运动控制显示器的手持电子设备





