[发明专利]利用数字锁相环和一致性检测器的内置波形边沿去偏无效

专利信息
申请号: 200610082979.7 申请日: 2006-06-23
公开(公告)号: CN1885053A 公开(公告)日: 2006-12-27
发明(设计)人: 罗伯特·爱德华·麦克·奥利夫 申请(专利权)人: 安捷伦科技有限公司
主分类号: G01R31/28 分类号: G01R31/28;G01R31/317
代理公司: 北京东方亿思知识产权代理有限责任公司 代理人: 王怡
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了利用数字锁相环和一致性检测器的内置波形边沿去偏。根据本发明的一种测试数字器件的自动测试设备包括:多条驱动通道,每条驱动通道在第一预定时间周期处将数据向量的一位提供给DUT;多条接收通道,每条接收通道在第二预定时间周期处锁存来自所述DUT的数据的接收位,所述第二预定时间段开始于零接收点;所述多条驱动通道中的每条还包括第一驱动通道校准电路,第一驱动通道校准电路使每条驱动通道在第一预定时间周期中将数据向量的所述位提供给DUT;并且所述多条接收通道中的每条还包括第一接收通道校准电路,第一接收通道校准电路使每条接收通道被校准为在第二预定时间周期内刚好在零接收点后锁存接收位。
搜索关键词: 利用 数字 锁相环 一致性 检测器 内置 波形 边沿
【主权项】:
1.一种测试数字器件的自动测试设备,所述自动测试设备包括:多条驱动通道,每条驱动通道在第一预定时间周期处将数据向量的一位提供给被测器件;多条接收通道,每条接收通道在第二预定时间周期处锁存来自所述被测器件的数据的接收位,所述第二预定时间段开始于零接收点;所述多条驱动通道中的每条还包括第一驱动通道校准电路,所述第一驱动通道校准电路对每条驱动通道中的第一驱动通道可编程延迟元件进行调节,以针对与每条驱动通道相关联的寄生延迟对所述多条驱动通道去偏,以使每条驱动通道在所述第一预定时间周期中将所述数据向量的所述位提供给所述被测器件;以及所述多条接收通道中的每条还包括第一接收通道校准电路,所述第一接收通道校准电路对每条接收通道中的第一接收通道可编程延迟元件进行调节,以针对与每条接收通道相关联的寄生延迟对所述多条接收通道去偏,以使每条接收通道被校准为在所述第二预定时间周期内刚好在所述零接收点后锁存所述接收位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安捷伦科技有限公司,未经安捷伦科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200610082979.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top