[发明专利]用联合节点处理来解码低密度奇偶校验码的方法和设备无效
申请号: | 200510124864.5 | 申请日: | 2005-11-23 |
公开(公告)号: | CN1783729A | 公开(公告)日: | 2006-06-07 |
发明(设计)人: | 金相晓;朴成镇;金汉柱;金潣龟 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | H03M13/11 | 分类号: | H03M13/11 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 邸万奎;黄小临 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 提供了一种用于对包括多个校验节点和多个可变节点的LDPC码进行解码的设备和方法。该设备包括:校验节点选择调度器,其选择至少一个校验节点;LLR存储器,其存储了可变节点的输入LLR值作为初始LLR值,并存储用于连接到所选择的校验节点的可变节点的更新的LLR值;以及校验节点消息存储器,其存储了表示对所选择的校验节点进行校验节点处理的结果值的校验节点消息。该装置还包括至少一个联合节点处理器,其通过从自LLR存储器读取的对应LLR值中减去所选择的校验节点的校验节点消息而生成可变节点消息,对可变节点消息执行校验节点处理,通过将可变节点消息加到校验节点处理结果值上来计算更新的LLR值,并将计算的LLR值递送到LLR存储器。 | ||
搜索关键词: | 联合 节点 处理 解码 密度 奇偶 校验码 方法 设备 | ||
【主权项】:
1.一种用于根据奇偶校验矩阵对包括多个校验节点和多个可变节点的低密度奇偶校验(LDPC)码进行解码的设备,该设备包括:校验节点选择调度器,用于从校验节点中选择至少一个用于校验节点处理的校验节点;对数似然比(LLR)存储器,用于存储可变节点的输入LLR值作为初始LLR值,并存储用于连接到所选择的校验节点的可变节点的更新的LLR值;校验节点消息存储器,用于存储表示对所选择的校验节点进行校验节点处理的结果值的校验节点消息;以及至少一个联合节点处理器,用于通过从自LLR存储器读取的对应LLR值中减去存储在校验节点消息存储器中的所选择的校验节点的校验节点消息而生成可变节点消息,对可变节点消息执行校验节点处理,通过将可变节点消息加到校验节点处理结果值上来计算更新的LLR值,并将计算的LLR值递送到LLR存储器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510124864.5/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类