[发明专利]缓冲器电路和集成电路无效
申请号: | 200510070144.5 | 申请日: | 2005-04-30 |
公开(公告)号: | CN1812263A | 公开(公告)日: | 2006-08-02 |
发明(设计)人: | 宇野治 | 申请(专利权)人: | 富士通株式会社 |
主分类号: | H03K19/00 | 分类号: | H03K19/00;H03K19/0948 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 | 代理人: | 赵淑萍 |
地址: | 日本神*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在由FET 41、42、51和52组成的两级反相器电路中,FET 31的源极和栅极分别连接到电源VD1和电源VD2。FET 31的漏极连接到FET 41的源极。FET 32的源极和栅极分别连接到电源VD2和电源VD1。FET 32的漏极连接到FET 33的源极。FET 33的栅极连接到电源VD2,并且FET 33的漏极连接到FET 41、31、32和34的背栅极。FET 31的漏极连接到FET32的漏极。当接通或切断电源时,防止了不必要的电流流动。 | ||
搜索关键词: | 缓冲器 电路 集成电路 | ||
【主权项】:
1.一种缓冲器电路,包括:第一电源;不同于所述第一电源的第二电源;第一逻辑门电路,其由所述第一电源供电,并且包括互补金属氧化物半导体反相器电路;和第二逻辑门电路,其由所述第二电源供电,并且其输入端连接到所述第一逻辑门电路的输出端;其特征在于还包括电源切换电路,用于在所述第一电源的电压低于所述第二电源的电压时将用于所述第一逻辑门电路的电源切换到所述第二电源,并且在所述第一电源的电压高于所述第二电源的电压时将用于所述第一逻辑门电路的电源切换到所述第一电源。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510070144.5/,转载请声明来源钻瓜专利网。