[发明专利]电源电压电平监测和复位生成无效

专利信息
申请号: 200380106499.4 申请日: 2003-12-11
公开(公告)号: CN1757164A 公开(公告)日: 2006-04-05
发明(设计)人: F·M·内里 申请(专利权)人: 皇家飞利浦电子股份有限公司
主分类号: H03K3/356 分类号: H03K3/356;H03K17/22;G06F1/28;G06F1/24;G01R19/165
代理公司: 中国专利代理(香港)有限公司 代理人: 程天正;陈景峻
地址: 荷兰艾*** 国省代码: 荷兰;NL
权利要求书: 查看更多 说明书: 查看更多
摘要: 一个设备(10)生成一个逻辑信号(nporst),以便指示电源电压(VDDA)已经达到稳定电平。该设备(10)包括第一单元(POR_1,11),用于比较参考电压(Vref)和从该电源电压(VDDA)导出的一个部分电压(input_plus),以便当该部分电压(input_plus;Vtrl,Vsel)已经达到该参考电压(Vref)时发生第一逻辑信号(out_res)。设置了一个第二单元(POR_2,12;22)用于施加一个延时,以便发出一个延时的逻辑信号(out_delay)。一个逻辑单元(13)将该第一逻辑信号(out_res)和该延时的逻辑信号(out_delay)组合起来,以便提供该逻辑信号(nporst)。
搜索关键词: 电源 电压 电平 监测 复位 生成
【主权项】:
1.用于生成指示电源电压(VDDA)达到稳定电平的逻辑信号(nporst)的设备(10;20),该设备(10;20)包括:-第一单元(POR_1,11;21;31),用于把基准电压(Vref)与从电源电压(VDDA)得到的一个部分电压(input_plus)相比较,以便当该部分电压(input_plus)达到基准电压(Vref)时发出第一逻辑信号(out_res),-第二单元(POR_2,12;22),用于施加一个延时,以便发出经延迟的逻辑信号(out_delay),-逻辑单元(13;23),用于组合第一逻辑信号(out_res)和第二逻辑信号(out_delay),以便提供该逻辑信号(nporst)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于皇家飞利浦电子股份有限公司,未经皇家飞利浦电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200380106499.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top