专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果13个,建议您升级VIP下载更多相关专利
  • [发明专利]满足用于相对于时钟的重复信号的设置/保持时间-CN201880014749.8有效
  • P·J·克莱默;M·H·奇尔德斯;R·C·塔夫特 - 德克萨斯仪器股份有限公司
  • 2018-03-05 - 2023-07-07 - H03K5/135
  • 在所描述的示例中,用于捕捉相对于时钟的重复信号的时钟生成包括:时钟电路系统,其在时钟周期(TCLOCK)内提供具有有效时钟边沿(101)和无效时钟边沿(102)的时钟(100);以及信号捕捉电路系统,其基于确定设置/保持窗口(13)的预定设置和保持时间(tSETUP/tHOLD),在有效时钟边沿处捕捉重复信号转变(20、21/22)。时钟相位调整电路系统被配置为调整时钟相位,使得重复信号转变(20、21)发生在设置/保持窗口(13)之间的信号捕捉窗口(14)内。时钟相位调整可以基于:将时钟无效边沿(102)与重复信号转变(21)对齐;和/或将时钟和重复信号转变的连续相位比较取平均;和/或选择性地执行初始极性反转以生成极性反转时钟,然后调整极性反转时钟的时钟相位。一种示例性实施方式是JESD204B(子类1),其相对于SYSREF时序基准控制信号来调整DEVCLK相位。
  • 满足用于相对于时钟重复信号设置保持时间
  • [发明专利]用于放大器阵列的电阻性内插-CN201880015546.0有效
  • R·C·塔夫特;A·博德姆 - 德克萨斯仪器股份有限公司
  • 2018-03-05 - 2023-07-07 - H03M1/12
  • 在所描述的示例中,放大器阵列(100)(差分或单端)包括具有M个放大器(A6、A9)(M≥2)的放大器级(级N),该放大器级连接到包含输入行(101)和至少第二行(102)的电阻器内插器(100(N))(内插阶数N2)。每行包含在节点(…5、6、7…)处串联连接的内插电阻器(R、R')。输入行包含连接到相应放大器(A6)的M个驱动节点(106D),并且输入行被并联连接到第二行,其中至少一些第一行内插节点连接到对应的第二行内插节点。电阻器内插器包含至少一个多行内插单元(106),其中:在输入行(101)中,驱动节点(106D)通过第一内插电阻器(R)和第二内插电阻器(R)耦合到相应的相邻的第一内插节点和第二内插节点(5、7);在第二行(102)中,第三内插节点和第四内插节点(5、7)通过第三内插电阻器(R')和第四内插电阻(R')耦合到中间第五内插节点(106I);并且其中第一内插节点和第二内插节点(5、7)分别连接到第三内插节点和第四内插节点(105I、107I)。
  • 用于放大器阵列电阻内插

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top