专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果56个,建议您升级VIP下载更多相关专利
  • [发明专利]栅极驱动电路-CN202111114111.1有效
  • 陈宥任;蔡孟杰;彭佳添 - 友达光电股份有限公司
  • 2021-09-23 - 2023-10-03 - G09G3/36
  • 一种栅极驱动电路被提出。栅极驱动电路包括串联耦接的移位暂存电路,其中第N级的移位暂存电路包括上拉电路、下拉电路、电压稳定电路、输出级电路以及第一电容。上拉电路用以上拉第一驱动信号。下拉电路依据第一时钟信号来下拉第一驱动信号,并输出第二驱动信号。电压稳定电路依据直流的共用电压来稳定第一驱动信号的电压值。输出级电路依据第一驱动信号与第二驱动信号来产生第N级栅极驱动信号。第一电容具有第一电极接收第一驱动信号,第一电容的第二电极接收第N级栅极驱动信号。
  • 栅极驱动电路
  • [发明专利]像素驱动电路-CN202310674651.8在审
  • 林志隆;邓名扬;林祐陞;陈柏澍;林捷安;吴佳恩;李明贤;彭佳添 - 友达光电股份有限公司;林志隆
  • 2020-10-12 - 2023-09-08 - G09G3/32
  • 一种像素驱动电路,其包含一发光单元、一第一开关单元、一第二开关单元、一第三开关单元、一第四开关单元、一电容以及一控制电路。发光单元耦接第一操作电压源。第一开关单元具有第一端、第二端和控制端,第一开关单元的第一端耦接发光单元,第一开关单元的第二端耦接一第二操作电压源。第二开关单元具有第一端和第二端,第二开关单元的第一端耦接第二操作电压源。第三开关单元具有第一端,第三开关单元的第一端耦接第二开关单元的第二端。第四开关单元耦接第一开关单元的控制端。电容耦接在第一开关单元的控制端和第二开关单元的第二端之间。控制电路用以设置第一开关单元的控制端的电位。
  • 像素驱动电路
  • [发明专利]像素电路及其驱动方法-CN202310637556.0在审
  • 林志隆;陈宜谦;张瑞宏;邓名扬;吴佳恩;彭佳添 - 友达光电股份有限公司;林志隆
  • 2023-05-30 - 2023-08-25 - G09G3/32
  • 一种像素电路及其驱动方法。在像素电路中,脉冲振幅控制电路耦接于发光二极管的阴极端与系统低电压之间,依据第一及第二控制信号、发光控制信号及脉冲宽度控制信号产生发光二极管的驱动电流,依据第一及第二参考电压控制驱动电流的大小。脉冲宽度控制电路耦接于脉冲振幅控制电路与第一参考电压之间,依据第一及第二控制信号及扫描电压调整第一控制端的电压电平,依据第三参考电压调整第二控制端的电压电平,依据第一控制端的电压电平、第二控制端的电压电平及发光控制信号产生脉冲宽度控制信号以控制发光二极管的暂态时间及发光时间。
  • 像素电路及其驱动方法
  • [发明专利]像素电路及其驱动方法-CN202310650704.2在审
  • 林志隆;刘至怡;张瑞宏;邓名扬;吴佳恩;彭佳添 - 友达光电股份有限公司;林志隆
  • 2023-06-02 - 2023-07-21 - G09G3/30
  • 本发明提供像素电路及其驱动方法。在像素电路中,驱动电路依据发光控制信号以产生导通电流。第一电压调整器依据发光控制信号、第三源极驱动信号、第一数据电压以及参考电压调整第一控制端的电压电平,并依据第一控制端的电压电平产生第一驱动电流。第二电压调整器依据第一、第二与第四源极驱动信号、第二数据电压以及参考电压调整第二控制端的电压电平,并依据第二控制端的电压电平产生第二驱动电流。于第一操作模式下,导通电流的大小为第一驱动电流的电流值。于第二操作模式下,导通电流的大小为第一驱动电流以及第二驱动电流的总和的电流值。
  • 像素电路及其驱动方法
  • [发明专利]像素驱动电路-CN202011084746.7有效
  • 林志隆;邓名扬;林祐陞;陈柏澍;林捷安;吴佳恩;李明贤;彭佳添 - 友达光电股份有限公司;林志隆
  • 2020-10-12 - 2023-06-27 - G09G3/32
  • 一种像素驱动电路,其包含一发光单元、一第一开关单元、一第二开关单元、一第三开关单元、一第四开关单元、一电容以及一控制电路。发光单元耦接第一操作电压源。第一开关单元具有第一端、第二端和控制端,第一开关单元的第一端耦接发光单元,第一开关单元的第二端耦接一第二操作电压源。第二开关单元具有第一端和第二端,第二开关单元的第一端耦接第二操作电压源。第三开关单元具有第一端,第三开关单元的第一端耦接第二开关单元的第二端。第四开关单元耦接第一开关单元的控制端。电容耦接在第一开关单元的控制端和第二开关单元的第二端之间。控制电路用以设置第一开关单元的控制端的电位。
  • 像素驱动电路
  • [发明专利]像素驱动电路-CN202110085392.6有效
  • 林志隆;陈柏澍;林捷安;吴佳恩;彭佳添 - 友达光电股份有限公司;林志隆
  • 2021-01-22 - 2022-09-06 - G09G3/32
  • 本发明公开了一种像素驱动电路,包含发光单元、第一至第六开关单元、第一电容、第二电容以及控制电路。发光单元、第一开关单元和第二开关单元串联,且连接在第一操作电压源和第二操作电压源之间。第三开关单元连接在第二开关单元的第一端和控制端之间。第四开关单元的第一端和第五开关单元的第一端连接第二开关单元的控制端。第六开关单元的第一端连接第五开关单元的控制端。第一电容连接在第二操作电压源和第二开关单元之间。第二电容连接在第一数据输入端和第四开关单元之间。控制电路经由第三电容连接第五开关单元,并用于设定第五开关单元的控制端的电压电平。
  • 像素驱动电路
  • [发明专利]像素电路-CN202010972199.X有效
  • 林志隆;邓名扬;林佑升;廖威胜;吴佳恩;李明贤;彭佳添 - 友达光电股份有限公司;林志隆
  • 2020-09-16 - 2022-03-01 - G09G3/32
  • 本发明提供像素电路。像素电路包括第一电压调整电路、发光元件、补偿电路以及第二电压调整电路。第一电压调整电路具有第一节点以及第二节点,并依据第一控制信号、第三控制信号以及发光信号以调整第一节点以及第二节点的电压电平。发光元件具有阳极端以及阴极端。补偿电路具有第三节点,并依据第二控制信号以及第三节点的电压电平以调整第一节点的电压电平。第二电压调整电路具有第四节点,并依据第一控制信号、第三控制信号、发光信号以及开关控制信号以调整第三节点以及第四节点的电压电平。
  • 像素电路
  • [发明专利]主动元件阵列基板及其制造方法-CN201210160762.9有效
  • 叶家宏;吕思慧;林武雄;丘兆仟;李明贤;彭佳添;黄伟明 - 友达光电股份有限公司
  • 2012-05-16 - 2012-12-19 - H01L27/28
  • 一种主动元件阵列基板及其制造方法,该主动元件阵列基板包含软质基板、栅极、介电层、通道层、源极、漏极与像素电极。软质基板上定义有晶体管区与透光区。晶体管区与透光区相毗邻。栅极位于晶体管区的软质基板上。介电层覆盖栅极与软质基板。位于栅极上方的部分介电层具有第一厚度。位于透光区的软质基板上的部分介电层具有第二厚度。第二厚度小于第一厚度。通道层、源极与漏极均位于晶体管区的介电层上。通道层位于栅极的上方。源极与漏极位于通道层两侧且分别电性连接通道层。像素电极位于透光区的介电层上。此像素电极电性连接漏极。
  • 主动元件阵列及其制造方法
  • [发明专利]电子纸单元及电子纸单元的制作方法-CN201110402638.4有效
  • 张展玮;吴和虔;彭佳添;胡至仁 - 友达光电股份有限公司
  • 2011-11-30 - 2012-09-05 - G02F1/167
  • 一种电子纸单元及电子纸单元的制作方法,该电子纸单元包括可挠性基板、薄膜电晶体层、电子墨水层、防水层以及框胶。薄膜电晶体层配置在可挠性基板上。电子墨水层配置在薄膜电晶体层的表面上。防水层配置在电子墨水层上。防水层的端面与电子墨水层的端面共同构成侧壁,且侧壁与表面夹第一锐角或第一钝角。框胶涂布覆盖在侧壁与表面上。该电子纸单元的制作方法,包括提供一硬式基板;依序配置一可挠性基板、一薄膜电晶体层、一电子墨水层与一防水层在该硬式基板上,以形成一电子纸阵列;切割该电子纸阵列以形成多个电子纸单元;涂布并固化框胶于各该电子纸单元的周围;以及从该硬式基板上取下该些电子纸单元。
  • 电子单元制作方法
  • [发明专利]像素结构及其制作方法-CN201110045946.6有效
  • 李振岳;游镇宇;彭佳添 - 友达光电股份有限公司
  • 2011-02-25 - 2011-09-07 - H01L27/12
  • 本发明公开一种像素结构及其制作方法。此像素结构包括基板、薄膜晶体管、第一电极、平坦层以及第二电极。薄膜晶体管配置于基板上。薄膜晶体管具有漏极。第一电极配置于基板上,且第一电极覆盖并且接触漏极。平坦层配置于基板上,并且覆盖薄膜晶体管以及第一电极。平坦层具有对应于第一电极的凹陷。第二电极配置于平坦层上。第二电极包括相互平行的多个条状电极图案。这些条状电极图案位于凹陷内。
  • 像素结构及其制作方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top