专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果3个,建议您升级VIP下载更多相关专利
  • [发明专利]半导体装置-CN201710140871.7有效
  • 小内俊之;奥野晋也 - 东芝存储器株式会社
  • 2017-03-10 - 2021-03-16 - G11C5/14
  • 本发明的实施方式提供一种能够提高动作可靠性的半导体装置。根据实施方式,通过第一转换电路将输入信号转换为与输入信号对应的电流,通过第二转换电路将经转换的电流转换为与经转换的电流对应的电压。晶体管具备:漏极端子及源极端子,供来自定电流源的电流流动;以及栅极端子,经由所述传输路径被施加经第二转换电路转换的电压。而且,通过放大电路,将晶体管的漏极电压与参考电压的差分电压放大。
  • 半导体装置
  • [发明专利]半导体装置-CN201510553438.7有效
  • 奥野晋也;长坂繁辉;小内俊之 - 东芝存储器株式会社
  • 2015-09-02 - 2020-03-24 - G06F5/06
  • 本发明的实施方式提供一种能够减少读出用时钟与输出数据的同步的偏移的半导体装置。根据实施方式,半导体装置具备存储电路、第一FIFO、第二FIFO、及输入输出电路。所述存储电路输出数据。所述第一FIFO自所述存储电路接收数据,与第一时脉信号同步地输出数据。所述第二FIFO接收自所述第一FIFO输出的数据,与所述第一时脉信号同步地输出数据。所述输入输出电路输出自所述第二FIFO输出的数据。所述第二FIFO较第一FIFO更接近所述输入输出电路而配置。
  • 半导体装置
  • [发明专利]半导体装置-CN201480081668.1有效
  • 小内俊之;小柳胜 - 东芝存储器株式会社
  • 2014-09-17 - 2019-10-18 - G11C5/00
  • 根据本发明的一实施方式,设置有M(M为2以上的整数)个半导体芯片、与N(N为2以上的整数)通道量的贯通电极。将M个半导体芯片依序积层,贯通电极被埋入于所述半导体芯片而将所述半导体芯片在积层方向上电连接,所述贯通电极的连接目标在所述半导体芯片的1个或多个上下层间更替。
  • 半导体装置

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top