专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果5个,建议您升级VIP下载更多相关专利
  • [发明专利]输出信号生成电路-CN201710711399.8有效
  • 的场健二郎;山下和弘 - 拉碧斯半导体株式会社
  • 2017-08-18 - 2022-06-21 - G06F1/04
  • 本发明提供能够生成包含多个信息的与广泛的用途对应的输出信号的输出信号生成电路。具有:第一脉冲生成电路,其生成包含第一信息且以第一脉冲宽度为最小脉冲宽度的第一脉冲信号;第二脉冲生成电路,其生成具有比第一脉冲宽度小的第二脉冲宽度且在第一脉冲信号重叠了第二信息的第二脉冲信号;以及输出电路,其将第二脉冲信号作为输出信号输出到外部。
  • 输出信号生成电路
  • [发明专利]半导体装置-CN202010198851.7在审
  • 的场健二郎 - 拉碧斯半导体株式会社
  • 2020-03-19 - 2020-10-02 - G06F5/06
  • 本发明提供一种半导体装置,其包含既能抑制电路规模的增大,又能增加数据容量的先进先出电路。所述半导体装置包括:单端口型的存储部(11),存储数据;触发器(12),暂时保存存储部(11)的写入数据(FIFO_Input)或读取数据(FIFO_Output);以及控制部(14、40),控制保存在触发器(12)中的数据信号向存储部(11)的写入时机或者从所述存储部的读取时机,以避免存储部(11)中的写入动作与读取动作的重复。
  • 半导体装置
  • [发明专利]PWM 信号输出电路、PWM 信号输出控制方法以及程序-CN201210342523.5有效
  • 的场健二郎 - 拉碧斯半导体株式会社
  • 2012-09-14 - 2013-03-27 - H02M7/48
  • 本发明的PWM信号输出电路具备:计数器;死区时间值存储用寄存器;以及多个PWM信号输出单元。作为分别输出前面的下降PWM信号的前段侧与输出之后的下降PWM信号的后段侧,后段侧在自身开始设定值与前段侧的停止设定值的差比死区时间值小、且该停止设定值与死区时间值的和与计数器值一致的情况下,另外,在差在死区时间值以上、且自身开始设定值与计数器值一致的情况下生成开始信号,前段侧在自身开始设定值比死区时间值小、且死区时间值与计数器值一致的情况下,另外,在自身开始设定值在死区时间值以上、且自身开始设定值与计数器值一致的情况下,生成开始信号。
  • pwm信号输出电路控制方法以及程序
  • [发明专利]半导体集成装置-CN200810100736.0无效
  • 的场健二郎 - 冲电气工业株式会社
  • 2008-05-20 - 2008-12-17 - G01R31/3177
  • 本发明提供一种半导体集成装置,其在利用内部振荡电路进行动作的半导体集成装置的测试模式中,不设置测试专用的外部时钟端子即可进行逻辑测试。半导体集成装置设置有:内部振荡电路(14),其进行振荡来输出时钟信号;逻辑电路(12),其在通常动作模式中,与所述时钟信号同步地将取入对象的数据信号取入,在测试模式中,在规定定时输出用于停止所述时钟信号的提供的停止信号,并在输出了该停止信号后与外部之间进行取入对象的数据信号的传送;以及控制电路(16、18、20),其在通常动作模式中控制成使所述时钟信号提供给所述逻辑电路(12),在测试模式中,在所述停止信号被输出后,控制成使时钟信号不提供给所述逻辑电路(12)。
  • 半导体集成装置
  • [发明专利]半导体存储器-CN98109662.X无效
  • 的场健二郎 - 冲电气工业株式会社
  • 1998-06-05 - 1999-02-10 - G11C11/401
  • 一个半导体存储器包括一对提供第一和第二读取地址并把存储在所选存储单元中的数据读到一对位线其中一条上的读取地址端,以及一个选择器,这个选择器对选择的位线开关以确定目前读取的数据是提供给第一读取地址还是第二读取地址,并将所选位线上读取的数据输出到输出端。因此,该半导体存储器可将加到预冲信号输入端的信号频率设置得比传统半导体存储器频率要低,并可提高读取数据的速度。
  • 半导体存储器

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top