专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果340个,建议您升级VIP下载更多相关专利
  • [发明专利]一种基于索引矩阵的编码方法及装置-CN202011166798.9有效
  • 吴斌;徐少华;林倩倩;张婷婷;顾寒烈;李雷;谢立 - 上海宇航系统工程研究所
  • 2020-10-27 - 2023-03-21 - H03M13/27
  • 本发明实施例公开了一种基于索引矩阵的编码方法及装置。所述方法包括:根据业务参数,确定低密度奇偶校验码的校验码型;根据所述校验码型,确定伽罗华域,并计算得到所述伽罗华域中的所有元素;根据所述所有元素,计算得到伪随机交织序列;确定待构建索引矩阵的矩阵构型;基于所述伪随机交织序列和所述矩阵构型对所述待构建索引矩阵进行赋值,构建得到索引矩阵;基于所述索引矩阵中的子块的数量相同的寄存器对各所述子块执行迭代编码,生成编码码字。本发明实施例能够极大地降低对硬件系统的存储要求,解决了航天任务中硬件资源有限、高性能LDPC码难以实现的问题。同时采用了基于索引矩阵的并行编码技术能够提高编码速度。
  • 一种基于索引矩阵编码方法装置
  • [发明专利]四路并行LTE基4Turbo交织地址生成方法-CN202110019218.1有效
  • 曹运合;郭超;孙正源;李城;牛艺锋 - 西安电子科技大学
  • 2021-01-07 - 2023-03-14 - H03M13/27
  • 本发明公开了一种四路并行LTE基4Turbo交织地址生成方法,实现一个低复杂度的四路八组并行交织地址生成器,资源占用少、功耗低,可并行输出4路奇偶交织地址。相比于传统的FPGA实现交织地址计算方案,基于ASIC的专用计算功能的硬件电路设计方案,具有更高性能;相比于专用的迭代初值计算方案,采用迭代器复用‑初值计算方案,可有效降低设计面积;采用门控时钟技术,可有效降低设计功耗。本设计时钟门控率98.94%,500MHz时钟条件下在DC中综合后的面积约9536.9μm2。适用于大部分雷达通信一体化ASIC领域的实际需求。
  • 四路并行lteturbo交织地址生成方法
  • [发明专利]一种Turbo解码电路及解码方法-CN202210976461.7在审
  • 胡建国;张充;宋政;马志华;夏邦;林芸晓 - 中山大学
  • 2022-08-15 - 2022-12-23 - H03M13/27
  • 本发明公开了一种Turbo解码电路及解码方法,第一解码器的输入包括检测值s(k)、检测值p(k)以及信息比特序列的先验信息输出后验信息后验信息经过第一交织器后输入到第二解码器;检测值s(k)经过第二交织器后输入到第二解码器;第二交织器接收到第二校验序列的检测值p’(k),进行译码计算,输出信息序列各比特的后验信息后验信息经过解交织器后,作为下一次迭代过程中器后输入到第二解码器;第一解码器的先验信息本发明通过对译码器的输入输出计算过程转化为对数形式,把乘法运算转换为加法运算,避免复杂的指数运算,极大地简化了运算过程,减少译码延时,可广泛应用于集成电路领域。
  • 一种turbo解码电路方法
  • [发明专利]基于校验序列重编码的空间耦合串行级联码的编码方法-CN202011081215.2有效
  • 赵山程;杨超杰;温金明;马啸 - 暨南大学
  • 2020-10-09 - 2022-11-22 - H03M13/27
  • 本发明公开了一种基于校验序列重编码的空间耦合串行级联码的编码方法,以码长为n,信息位长度为k的码C[n,k]作为级联码外码,以码长为z,信息位长度为q的系统码C[z,q]作为级联码内码,将长度为kL的信息序列u编码成长度为(L+T)(k+z‑q‑h1‑h2...‑hm)‑Tk的码字其中,内码的编码输入包括当前时刻的外码编码输出和前m个时刻的部分内码校验输出。本发明提出的基于校验序列重编码的空间耦合串行级联码的编码方法,可从最终所得的码字序列中删除部分校验比特以提高码率。与现有的空间耦合串行级联码构造方法相比,可以得到更好的瀑布区性能。该码具有编码简单、构造灵活、可逼近信道容量等优点。
  • 基于校验序列编码空间耦合串行级联方法
  • [发明专利]一种Turbo码编码电路-CN202210978963.3在审
  • 胡建国;张充;马志华;宋政;夏邦;林芸晓 - 中山大学
  • 2022-08-16 - 2022-11-11 - H03M13/27
  • 本发明申请公开了一种Turbo码编码电路,包括分量编码器、交织器模块和复接器,其中分量编码器采用1/2码率的分量编码器,本发明的Turbo码编码电路通过复用1/2码率的分量编码器,减少了本发明实施例的Turbo码编码电路的电路结构中的计算单元产生,从而降低了Turbo码编码电路的功耗;通过基于预设位宽,根据输入比特的位宽选择第一交织器或者第二交织器对输入比特进行处理得到输出比特,改善了电路结构,进一步降低了Turbo码编码电路的功耗,从而满足了NB‑IoT应用场景的低功耗要求。本发明可广泛应用于集成电路领域。
  • 一种turbo编码电路
  • [发明专利]一种基于双门限的循环移位集复合设计方法-CN202011532834.9有效
  • 邹德岳;李欣玥;赵楠;刘鑫 - 大连理工大学
  • 2020-12-23 - 2022-09-20 - H03M13/27
  • 一种基于双门限的循环移位集复合设计方法,属于无线通信技术领域。步骤:1)令长度为N的通信信号C循环移位q,将其与导航信号P叠加构成导/通一体化信号B。2)令B与本地信号L做相关,得到函数Rb并找出Rb中的峰值rb。令K1=N,将rb>K1时对应的q存入优选循环移位集Q1。3)K1减小步进量Δ,清空Q1,重复上述步骤直到Q1元素个数M1<2n,且有min(2n‑M1)。4)令K2=K1,K2减小Δ,与上述同理将rb>K2时对应的q存入优选循环移位集Q2中,直到Q2元素个数M2>2n,且有min(M2‑2n)。5)从Q2中删去M2‑2n个元素。本发明能够使采用优选循环移位集的导/通一体化信号与二进制通信系统兼容,能够对信号交织和纠错编码,降低信号的误比特率。
  • 一种基于门限循环移位复合设计方法
  • [发明专利]LoRa交织器及LoRa通信系统-CN202210425551.7在审
  • 梁奇豪 - 中国地质大学(武汉)
  • 2022-04-21 - 2022-08-23 - H03M13/27
  • 本发明公开了一种LoRa交织器及LoRa通信系统,该LoRa交织器包括对角矩阵交织块和符号交织块,符号交织块为按行写入而按列读出的SF×CR的矩阵;对角矩阵交织块经过一次交织后得到CR个LoRa符号,对角矩阵交织块取出的第i个CR个LoRa符号存储入SF×CR的矩阵的第i行,填满符号交织块矩阵的SF行后按列取出。本发明可以在应对具有相同扩频因子的LoRa干扰信号时,有效地提高LoRa通信系统的误码率性能。
  • lora交织通信系统
  • [发明专利]用于执行用于数据传输的块交织的方法和设备-CN202210121153.6在审
  • 崔然俊;金世亨 - 三星电子株式会社
  • 2022-02-09 - 2022-08-16 - H03M13/27
  • 提供了一种用于执行用于数据传输的块交织的方法和设备。所述设备包括:编码器,被配置为对源数据进行编码并生成由多个比特组成的码字;以及交织器,被配置为对所述码字执行基于块的交织,其中,所述块包括多个子块,其中,交织器被配置为:生成所述多个子块中的第一参考子块的第一参考输入索引,基于第一参考输入索引生成所述多个子块中的第一子块的第一输入索引,并且根据第一参考输入索引和第一输入索引分别将与第一参考子块和第一子块对应的比特存储在内部存储器中,其中,第一子块被布置为在第一方向上与第一参考子块相邻。
  • 用于执行数据传输交织方法设备
  • [发明专利]数据处理装置和数据处理方法-CN201680063409.5有效
  • 山本真纪子 - 索尼公司
  • 2016-10-27 - 2022-06-24 - H03M13/27
  • 本技术涉及一种数据处理装置和数据处理方法,其使得能够更可靠地在交织中生成有效地址。在数据处理装置中,用于执行频率交织的频率交织器计算由用于生成随机比特流的第一伪随机数生成部生成的第一比特流,由用于生成随机比特流的第二伪随机数生成部生成的第二比特流,以及由交替地生成为0和为1的比特的比特生成部生成的附加比特,并且,在生成包括随机比特流的写地址或读地址时,比特0和比特1交替地重复以作为随机比特流中的最高有效位。例如,本技术可以应用于执行频率交织的频率交织器。
  • 数据处理装置方法
  • [发明专利]基于Hadamard-CTC级联的编码器及编码方法-CN202210058716.1有效
  • 张家豪;董新虎;王帅;苗夏箐;李文贞 - 北京理工大学
  • 2022-01-19 - 2022-04-26 - H03M13/27
  • 本发明提供一种基于Hadamard‑CTC级联的编码器及编码方法,该编码器包括:交织单元和Hadamard编码单元,交织单元的输出端和Hadamard编码单元的第一输入端之间连接有校验编码单元,且交织单元的输出端还与Hadamard编码单元的第二输入端相连;交织单元用于对输入的原始信息比特进行交织,输出交织信息比特;校验编码单元用于对交织信息比特进行分组校验和双二进制编码,输出校验位比特;Hadamard编码单元用于将交织信息比特联合校验位比特进行Hadamard编码,输出Hadamard编码符号。从而能够增强编码约束,得到高增益的低码率码,可以很好地被用于跳频通信抗干扰技术中。
  • 基于hadamardctc级联编码器编码方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top