[发明专利]基于多个综合器的定时信号产生方案有效
| 申请号: | 99806110.7 | 申请日: | 1999-05-13 |
| 公开(公告)号: | CN1302396A | 公开(公告)日: | 2001-07-04 |
| 发明(设计)人: | A·伊尔克巴哈;S·M·谭;I·A·杨 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06F1/12 | 分类号: | G06F1/12 |
| 代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 邹光新,王忠忠 |
| 地址: | 美国加利*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 基于 综合 定时 信号 产生 方案 | ||
1.一种电路,包括:
一个主时钟信号综合器,连接起来用于接收一个系统时钟信号,这个主时钟信号综合器能够产生一个核心时钟信号;
总线时钟信号产生逻辑,跟主时钟信号综合器连接,这个总线产生逻辑在核心时钟信号的基础之上,至少部分地在核心时钟信号的基础之上,产生一个总线时钟信号;
第二个时钟信号综合器,跟总线时钟信号产生逻辑连接,这第二个时钟信号综合器用于在总线时钟信号的基础之上,至少部分地在总线时钟信号的基础之上,产生第二个时钟信号;和
选通信号产生逻辑,跟第二个时钟信号综合器连接,这个选通信号产生逻辑用于产生一个选通信号,这个选通信号有对应于第二个时钟信号交替过渡的过渡。
2.权利要求1的电路,其中的主时钟信号综合器包括一个锁相环(PLL)装置。
3.权利要求1的电路,其中的主时钟信号综合器包括一个延迟锁定环(DLL)装置。
4.权利要求1的电路,其中的第二个时钟信号综合器包括一个锁相环(PLL)装置。
5.权利要求1的电路,其中的第二个时钟信号综合器包括一个延迟锁定环(DLL)装置。
6.权利要求1的电路,还包括时钟比率逻辑,连接起来用于接收核心时钟信号,这个时钟比率逻辑用于控制核心时钟跟系统时钟的比率。
7.权利要求1的电路,其中的总线逻辑信号频率基本上等于系统时钟信号频率。
8.权利要求1的电路,其中的第二个时钟信号频率是总线时钟信号频率的偶数倍。
9.权利要求1的电路,还包括数据输出逻辑,用于在第二个时钟信号的交替过渡过程中输出数据,其中选通信号的过渡近似出现在输出数据的第二个时钟信号的交替过渡之间。
10.一种装置,用于产生时钟信号,该装置包括:
至少部分地在系统时钟信号的基础之上,产生一个核心时钟信号的装置;
至少部分地在核心时钟信号的基础之上,产生一个总线时钟信号的装置;
至少部分地在总线时钟信号的基础之上,产生第二个时钟信号的装置;和
至少部分地在第二个时钟信号的基础之上,产生一个选通信号的装置。
11.权利要求10的装置,还包括控制核心时钟信号和系统时钟信号之间的比率的装置。
12.权利要求10的装置,其中的选通信号有对应于第二个时钟信号的交替过渡。
13.权利要求10的装置,还包括在第二个时钟信号的交替过渡上输出数据的装置,其中选通信号的过渡近似发生在输出数据的第二个时钟信号的过渡之间的中心。
14.产生时钟信号的一种方法,该方法包括:
至少部分的在系统时钟信号的基础之上,产生一个核心时钟信号;
至少部分的在核心时钟信号的基础之上,产生一个总线时钟信号;
至少部分的在总线时钟信号的基础之上,产生第二个时钟信号;和
至少部分地在第二个时钟信号的基础之上,产生一个选通信号。
15.权利要求14的方法,其中的选通信号有对应于第二个时钟信号交替过渡的过渡。
16.权利要求14的方法,还包括在第二个时钟信号的交替过渡上输出数据,其中选通信号的过渡近似发生在输出数据的第二个时钟信号的过渡之间的中心。
17.权利要求14的方法,其中产生核心时钟信号的步骤包括提供系统时钟信号给锁相环(PLL),用于产生核心时钟信号。
18.权利要求14的方法,其中产生核心时钟信号的步骤包括提供系统时钟信号给一个延迟锁定环(DLL),以产生核心时钟信号。
19.权利要求14的方法,其中产生第二个时钟信号的步骤包括提供总线时钟信号给一个锁相环(PLL),以产生第二个时钟信号。
20.权利要求14的方法,其中产生第二个时钟信号的步骤包括提供总线时钟信号给延迟锁定环(DLL),以产生第二个时钟信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/99806110.7/1.html,转载请声明来源钻瓜专利网。





