[其他]最佳分区再生先行进位加法器无效
| 申请号: | 87100346 | 申请日: | 1987-01-17 |
| 公开(公告)号: | CN87100346A | 公开(公告)日: | 1987-08-19 |
| 发明(设计)人: | 武升;帕特里克·P·格尔辛格 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06F7/42 | 分类号: | G06F7/42 |
| 代理公司: | 中国专利代理有限公司 | 代理人: | 匡少波,黄向阳 |
| 地址: | 美国加利*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 最佳 分区 再生 先行 进位 加法器 | ||
1、具有多个可生成向前进位信号单元的数字加法器中,其进位生成装置的特征在于包括:
多个先行进位电路,其中每个所说的先行进位电路与预定数量的所说单元相耦合,并且为相应单元的向前进位信号提供向前进位通道;
每个所说先行进位电路的所说预定数量的单元形成一个分组,其中至少有两个所说的分组具有数量不同的所说单元;
因此所说加法器的进位传送延时缩短。
2、权利要求1中所定义的进位生成装置,其特征在于所说的先行进位电路串联联接,并且中央组比在两端的组具有更多的单元。
3、权利要求2中所定义的进位生成装置,其特征在于所说的先行进位电路为32个单元提供所说的向前进位通道。
4、权利要求3中所定义的进位生成装置,其特征在于所说的单元分组为3、4、5、6、5、4、3、2。
5、权利要求3中定义的进位生成装置,其特征在于所说的单元分组为3、4、5、6、5、5、4。
6、权利要求5中所定义的进位生成装置,其特征在于该装置做在一块半导体芯片上。
7、具有多个单元(其中每个单元提供进位传送信号和进位生成信号)的先行进位数字加法器中,其向前进位电路的特征在于:
多个向前进位级串联联接,每个所说的级与预定的单元分组相耦合,其中至少有两个所说的分组具有不同数量的单元;
在中央部位附近的分组具有最多的单元,从中央部位向两端的各分组具有的单元数量递减;
由此,所说加法器的进位传送延时减小。
8、权利要求7中所定义的电路,其特征在于32个单元安排成预定的分组:3、4、5、6、5、4、3、2。
9、权利要求7中所定义的电路,其特征在于32个单元安排成预定的分组:3、4、5、6、5、5、4。
10、权利要求9中所定义的电路,其特征在于所说的电路做在一块半导体芯片上。
11、在数字加法器中缩短进位传送延时的方法,其特征在于包括以下步骤:
串联联接的多个单元,每个单元都提供进位传送信号和进位生成信号;
将所说的单元按照使每个组具有预定数量的单元的方法而分组,在所说的分组方法中,至少有两个所说的分组具有不同数量的单元;在中央的组具有最多的单元,从中央到两端,每个组具有的单元数量递减;
将多个先行进位电路串联排列,为每个所说单元分组提供向前进位通道;
将每个所说单元组与所说的先行进位电路相耦合;
由此,加快所说加法器电路的运算时间。
12、权利要求11中所定义方法,其特征在于还包括把32个单元分组为3、4、5、6、5、4、3、2的步骤。
13、权利要求11所定义的方法,其特征在于还包括把32个单元分组为3、4、5、6、5、5、4的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/87100346/1.html,转载请声明来源钻瓜专利网。
- 上一篇:光扫描装置
- 下一篇:再烧结富硼多晶立方氮化硼及其制造方法





