[发明专利]一种可灵活扩展的信号收发系统有效
申请号: | 202310658534.2 | 申请日: | 2023-06-06 |
公开(公告)号: | CN116383107B | 公开(公告)日: | 2023-08-22 |
发明(设计)人: | 刘岑炜;杨健熙;黄俊翔 | 申请(专利权)人: | 成都立思方信息技术有限公司 |
主分类号: | G06F13/362 | 分类号: | G06F13/362 |
代理公司: | 成都顶峰专利事务所(普通合伙) 51224 | 代理人: | 曹源 |
地址: | 610000 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 灵活 扩展 信号 收发 系统 | ||
1.一种可灵活扩展的信号收发系统,其特征在于,包括有信号处理主机和信号收发机;
所述信号处理主机包括有主控处理模块、第一FPGA模块和多个第一高速数据传输接口,其中,所述主控处理模块连接所述第一FPGA模块,所述第一FPGA模块通过多个基于多吉比特收发器MGT的接口IP单元一一对应地连接所述多个第一高速数据传输接口;
所述信号收发机包括有用于完成本机信号收发前端任务的信号收发功能前端模块、第二FPGA模块和至少两个第二高速数据传输接口,其中,所述信号收发功能前端模块连接所述第二FPGA模块,所述第二FPGA模块通过至少两个基于多吉比特收发器MGT的接口IP单元一一对应地连接所述至少两个第二高速数据传输接口,所述至少两个第二高速数据传输接口包括有上行高速数据传输接口和下行高速数据传输接口,所述上行高速数据传输接口用于连接所述信号处理主机的第一高速数据传输接口或者连接与本机具有级联关系的前一个所述信号收发机的下行高速数据传输接口,所述下行高速数据传输接口用于连接与本机具有级联关系的后一个所述信号收发机的上行高速数据传输接口;
所述信号收发机的数目有若干个,并通过所述第一高速数据传输接口与所述上行高速数据传输接口的连接关系/和所述上行高速数据传输接口与所述下行高速数据传输接口的连接关系,搭建得到呈星型拓扑结构、菊花链拓扑结构、对接拓扑结构或它们的任意组合结构的所述信号收发系统。
2.如权利要求1所述的信号收发系统,其特征在于,所述接口IP单元采用由多路所述多吉比特收发器MGT组成的全双工串行链路连接对应的所述第一高速数据传输接口或所述第二高速数据传输接口。
3.如权利要求2所述的信号收发系统,其特征在于,所述全双工串行链路采用Aurora串行通信协议。
4.如权利要求1所述的信号收发系统,其特征在于,所述第一高速数据传输接口或所述第二高速数据传输接口采用Nano-Pitch接插件。
5.如权利要求1所述的信号收发系统,其特征在于,所述信号处理主机还包括有用于为所述第一FPGA模块提供计算资源的第三FPGA模块,其中,所述第三FPGA模块连接所述第一FPGA模块;
和/或,所述信号处理主机还包括有用于为所述第一FPGA模块存放固件程序的第一闪存器FLASH/和用于为所述第一FPGA模块提供存储资源的第一动态随机存取存储器DRAM,其中,所述第一闪存器FLASH连接所述第一FPGA模块,所述第一动态随机存取存储器DRAM连接所述第一FPGA模块。
6.如权利要求1所述的信号收发系统,其特征在于,所述信号处理主机还包括有用于为所述主控处理模块提供计算资源的第四FPGA模块和/或图形处理器GPU,其中,所述第四FPGA模块连接所述主控处理模块,所述图形处理器GPU连接所述主控处理模块;
和/或,所述信号处理主机还包括有用于为所述主控处理模块提供存储资源的第二动态随机存取存储器DRAM和/或固态硬盘SSD,其中,所述第二动态随机存取存储器DRAM连接所述主控处理模块,所述固态硬盘SSD连接所述主控处理模块。
7.如权利要求1所述的信号收发系统,其特征在于,所述信号收发机还包括有用于为所述第二FPGA模块存放固件程序的第二闪存器FLASH,其中,所述第二闪存器FLASH连接所述第二FPGA模块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都立思方信息技术有限公司,未经成都立思方信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202310658534.2/1.html,转载请声明来源钻瓜专利网。