[发明专利]基于1553B总线的双冗余热备份时序处理装置在审
申请号: | 202310315908.0 | 申请日: | 2023-03-28 |
公开(公告)号: | CN116340059A | 公开(公告)日: | 2023-06-27 |
发明(设计)人: | 王祖全;臧照祥;侯林;李景旺;孙斯亮;魏继栋;朱明一 | 申请(专利权)人: | 上海航天测控通信研究所 |
主分类号: | G06F11/20 | 分类号: | G06F11/20;G06F11/16;G06F15/78 |
代理公司: | 上海汉声知识产权代理有限公司 31236 | 代理人: | 胡晶 |
地址: | 201109 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 1553 总线 冗余 备份 时序 处理 装置 | ||
1.一种基于1553B总线的双冗余热备份时序处理装置,其特征在于,包括:冗余DC/DC电源模块、冗余1553B总线接口模块、冗余隔离转换模块、冗余时序处理模块;
所述冗余DC/DC电源模块,用于分别给冗余的两个时序处理模块供电;
所述冗余1553B总线接口模块,作为双RT端,用于接收1553B总线上BC端指令,并返回相应的状态信息;
所述冗余隔离转换模块,用于将前级电路的输入信号转换为后级电路可识别的启动信号,输出至冗余时序处理模块进行逻辑处理;
所述冗余时序处理模块,用于在初始上电后,其中一个设备为主工作模式,另一个设备为备份模式,备份模式下只监听而不下发命令信息;当作为主工作模式的设备出现故障时,将备份模式的设备切换为主工作模式。
2.根据权利要求1所述的基于1553B总线的双冗余热备份时序处理装置,其特征在于,所述冗余DC/DC电源模块的DC/DC选用HSDF28S5F。
3.根据权利要求1所述的基于1553B总线的双冗余热备份时序处理装置,其特征在于,所述冗余1553B总线接口模块选用B61580S3。
4.根据权利要求1所述的基于1553B总线的双冗余热备份时序处理装置,其特征在于,所述冗余隔离转换模块的光电耦合器选用GH0631。
5.根据权利要求1-4中任一项所述的基于1553B总线的双冗余热备份时序处理装置,其特征在于,所述冗余时序处理模块按照所述冗余隔离转换模块发送的启动信号进行逻辑处理,所述逻辑处理过程由DSP和FPGA控制,其中:
DSP选用国防科大FT-C6713J/400;
FPGA选用深圳国微公司的SMQ7K325TFFG900。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海航天测控通信研究所,未经上海航天测控通信研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202310315908.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种可控码间串扰的双二进制数据传输装置
- 下一篇:一种虚拟世界的数据传输系统