[发明专利]高速缓存辅助式行锤击缓解在审
申请号: | 202310045889.4 | 申请日: | 2023-01-30 |
公开(公告)号: | CN116486884A | 公开(公告)日: | 2023-07-25 |
发明(设计)人: | E·吉斯克;C·德里克 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G11C29/10 | 分类号: | G11C29/10;G11C11/406;G11C11/4063 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速缓存 辅助 式行锤击 缓解 | ||
1.一种系统,其包括:
高速缓存存储器,
存储器媒体存取控制电路;
主机接口,其被配置成将所述存储器媒体存取控制电路可操作地耦合到主机装置;
媒体接口,其被配置成将所述存储器媒体存取控制电路可操作地耦合到存储器媒体装置;以及
行锤击缓解器电路,其被配置成:
当所述存储器媒体装置可操作地耦合到所述媒体接口时,跟踪所述存储器媒体装置中的行激活;以及
将与跟踪的行激活相关联的信息传输到所述高速缓存存储器。
2.根据权利要求1所述的系统,其中所述高速缓存存储器被配置成根据所述存储器媒体装置中的对应行的所述跟踪的行激活来偏置高速缓存线分配策略。
3.根据权利要求2所述的系统,其中所述高速缓存存储器被配置成通过偏置以防所述存储器媒体装置中具有小于第一阈值的行存取计数的行插入到所述高速缓存存储器中,根据所述存储器媒体装置中的对应行的所述跟踪的行激活偏置高速缓存线分配。
4.根据权利要求1所述的系统,其中所述高速缓存存储器被配置成根据所述存储器媒体装置中的对应行的所述跟踪的行激活偏置高速缓存线逐出策略。
5.根据权利要求4所述的系统,其中所述高速缓存存储器被配置成通过偏置以防逐出与所述存储器媒体装置中具有超过第二阈值的行存取计数的行相对应高速缓存线,根据所述存储器媒体装置中的对应行的所述跟踪的行激活偏置高速缓存线逐出,其中所述第二阈值小于行锤击阈值。
6.根据权利要求1所述的系统,其中传输的信息包括所述存储器媒体装置的行的行激活计数或基于所述行激活计数确定的行锤击状态中的至少一者。
7.根据权利要求1所述的系统,其进一步包括:
映射集,其中所述映射集在所述存储器媒体装置中的至少一行与所述高速缓存存储器中的至少一个高速缓存线之间映射;以及
行激活电平值集,其将相应高速缓存线与所述存储器媒体装置中的对应行的所述行激活计数相关联。
8.根据权利要求7所述的系统,其中所述高速缓存存储器中的每个高速缓存线包括来自所述存储器媒体装置的数据的副本、指示所述数据的所述存储器媒体装置的一部分的标签,以及包括所述行激活电平值集中的行激活电平值的状态字段。
9.根据权利要求8所述的系统,其中所述状态字段进一步包括逐出策略指示符和一致性策略指示符。
10.根据权利要求9所述的系统,其中所述行激活电平值集基于来自所述行锤击缓解器电路的信息而更新。
11.根据权利要求1所述的系统,其中所述行锤击缓解器电路进一步被配置成:
从所述存储器存取控制电路接收每个存储器存取请求的信息;
根据接收的信息更新所述行激活的计数;以及
将经更新行激活计数的信息传达到所述高速缓存存储器。
12.根据权利要求1所述的系统,其中所述存储器存取控制电路进一步被配置成将标签信息传达到所述行锤击缓解器电路。
13.根据权利要求1所述的系统,其中所述高速缓存存储器、所述存储器媒体存取控制电路、所述主机接口、所述存储器媒体接口和所述行锤击缓解器电路布置在存储器控制器中。
14.根据权利要求1所述的系统,其中所述存储器媒体存取控制电路、所述主机接口、所述存储器媒体接口和所述行锤击缓解器电路布置在通过高速缓存存储器接口耦合到所述高速缓存存储器的存储器控制器中。
15.根据权利要求1所述的系统,其中所述存储器媒体装置包括动态随机存取存储器DRAM并且所述高速缓存存储器包括静态随机存取存储器SRAM。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202310045889.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种聚酰胺酰亚胺电磁线漆的制备方法
- 下一篇:一种带助力家用单杠