[发明专利]一种嵌入式硬件反查找表电路在审
申请号: | 202211314576.6 | 申请日: | 2022-10-25 |
公开(公告)号: | CN115800994A | 公开(公告)日: | 2023-03-14 |
发明(设计)人: | 陈梁远;周柯;黎大健;赵坚;张磊;王晓明;李锐;饶夏锦;潘绍明 | 申请(专利权)人: | 广西电网有限责任公司电力科学研究院 |
主分类号: | H03K19/21 | 分类号: | H03K19/21;H03M1/12 |
代理公司: | 南宁东智知识产权代理事务所(特殊普通合伙) 45117 | 代理人: | 裴康明 |
地址: | 530023 广西*** | 国省代码: | 广西;45 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 嵌入式 硬件 查找 电路 | ||
1.一种嵌入式硬件反查找表电路,其特征在于,所述反查找表电路包括:查找表电路,所述查找表电路用于将m位信号转换成M位信号,所述查找表电路的输入信号为R[1:m],所述查找表电路的输出为X[1:M],所述查找表电路的查找值信号为S[1:M];
1个多路选择器控制信号MUX_sel和1个时钟信号Clock;
M个多路选择器和M个D触发器,所述D触发器用于输出Q[1:M],所述Q[1:M]依次与查找表电路的输出X[1:M]进行异或运算。
2.根据权利要求1所述的一种嵌入式硬件反查找表电路,其特征在于,所述查找表电路根据输入信号R[1:m]值的情况,使得所述X[1:M]输出查找表格内所对应的数值。
3.根据权利要求1所述的一种嵌入式硬件反查找表电路,其特征在于,所述Q[1:M]与查找表电路的输出X[1:M]进行异或运算后,得到异或运算值,所述异或运算值再进行或运算,得到或运算值,所述或运算值的结果分别用“0”或“1”表示。
4.根据权利要求3所述的一种嵌入式硬件反查找表电路,其特征在于,所述或运算值的结果为“0”时,表示查找到的值不为真;所述或运算值的结果为“1”时,表示查找到的值为真。
5.根据权利要求1所述的一种嵌入式硬件反查找表电路,其特征在于,所述多路选择器控制信号MUX_sel的逻辑值分别用“0”或“1”表示,所述多路选择器控制信号MUX_sel的逻辑值分别用于将查找值信号S[1:M]锁存到D触发器的输入端上,或将所述D触发器构成移位寄存器。
6.根据权利要求5所述的一种嵌入式硬件反查找表电路,其特征在于,当所述多路选择器控制信号MUX_sel为逻辑值0时,所述查找值信号S[1:M]分别输入到对应的D触发器的输入端上,所述时钟信号Clock有效时,锁存到对应的D触发器上;
当所述多路选择器控制信号MUX_sel为逻辑值1时,所述D触发器则构成移位寄存器方式。
7.根据权利要求1所述的一种嵌入式硬件反查找表电路,其特征在于,所述Q[1:M]为查找值信号S[1:M]的锁存值,所述查找表电路的输出X[1:M]值和Q[1:M]分别按位进行逻辑异或运算,得到异或阵列表达式:
X[i]XOR Q[i];
式中,(i∈(1,M)。
8.根据权利要求7所述的一种嵌入式硬件反查找表电路,其特征在于,所述异或阵列的输出为或门G_or的输入,则逻辑或运算表达式如下:
式中,“∨”表示逻辑或运算,运算的结果用分别用“0”或“1”表示。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广西电网有限责任公司电力科学研究院,未经广西电网有限责任公司电力科学研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211314576.6/1.html,转载请声明来源钻瓜专利网。