[发明专利]倍频电路的占空比校正方法及校正系统在审
申请号: | 202211313414.0 | 申请日: | 2022-10-25 |
公开(公告)号: | CN115694431A | 公开(公告)日: | 2023-02-03 |
发明(设计)人: | 吕亚兰;郭向阳;冯冉冉 | 申请(专利权)人: | 四川和芯微电子股份有限公司 |
主分类号: | H03K3/017 | 分类号: | H03K3/017;H03B19/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610041 四川省成都市高新区*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 倍频 电路 校正 方法 系统 | ||
1.一种倍频电路的占空比校正方法,其特征在于,包括如下步骤:
a.采样输入时钟的上升沿、下降沿并根据上升沿、下降沿信息转化为脉冲信号且获得频率信息;
b.将所述脉冲信号转化为锯齿波信号,并获取另一含有占空比偏移量的信号;
c.差分比较所述锯齿波信号和含有占空比偏移量的信号,获得对比结果;
d.差分放大对比结果并获得含有占空比偏移量的信号,重复步骤b至d,直到差分比较输出的时钟的占空比为50%。
2.如权利要求1所述的倍频电路的占空比校正方法,其特征在于,所述脉冲信号为采样上升沿和/或下降沿信息转化形成的脉冲信号,且输入时钟经若干次反向和延时后与原时钟/反向原时钟进行逻辑异或而形成所述脉冲信号,延时的长度为脉冲信号的脉冲宽度。
3.如权利要求2所述的倍频电路的占空比校正方法,其特征在于,所述脉冲信号转化为锯齿波信号具体为,当脉冲来到时,立刻输出低电平;当脉冲消失,由低电平匀速上升至高电平,直到下一个脉冲来到立刻拉低为低电平。
4.如权利要求2所述的倍频电路的占空比校正方法,其特征在于,所述含有占空比偏移量的信号为,差分放大对比结果后形成的信号。
5.如权利要求2所述的倍频电路的占空比校正方法,其特征在于,还包括步骤,根据对比结果对含有占空比偏移量的信号进行电压调节,直到差分比较输出的时钟的占空比为50%。
6.一种倍频电路的占空比校正系统,其特征在于,包括至少两级倍频校正电路,各级倍频校正电路依次串联连接,所述第1级倍频校正电路对输入的时钟信号进行占空比校正,以使输出时钟的占空比达到50%,其它各级倍频校正电路依次对上一级倍频校正电路输出的时钟信号进行2倍频。
7.如权利要求6所述的倍频电路的占空比校正系统,其特征在于,每1级所述倍频校正电路均包括第一校正单元与第二校正单元,所述第一校正单元采样输入时钟的上升沿和/或下降沿并根据上升沿和下降沿信息转化为脉冲信号,所述第二校正单元根据所述脉冲信号对输出时钟的占空比进行校正。
8.如权利要求6所述的倍频电路的占空比校正系统,其特征在于,所述脉冲信号包括第一脉冲信号及第二脉冲信号,所述第一脉冲信号为采样输入时钟信号的上升沿或下降沿而转化形成的脉冲信号,所述第二脉冲信号为采样输入时钟的上升沿和下降沿而转化形成的脉冲信号,且所述第二脉冲信号的频率为第一脉冲信号频率的2倍。
9.如权利要求8所述的倍频电路的占空比校正系统,其特征在于,第1级所述倍频校正电路的第二校正单元根据其第一校正单元输出的第一脉冲信号对输出时钟的占空比进行校正,直到输出时钟的占空比为50%。
10.如权利要求9所述的倍频电路的占空比校正系统,其特征在于,其它各级倍频校正电路的第二校正单元根据其同级倍频校正电路的第一校正单元输出的第二脉冲信号对输出时钟的占空比进行校正,直到输出时钟的占空比为50%。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川和芯微电子股份有限公司,未经四川和芯微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211313414.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种端粒到端粒的基因组组装方法
- 下一篇:还原车间的巡检方法及相关设备