[发明专利]一种乘法计算器有效

专利信息
申请号: 202210376312.7 申请日: 2022-04-12
公开(公告)号: CN114464229B 公开(公告)日: 2022-07-05
发明(设计)人: 周玉梅;黎涛;乔树山;尚德龙 申请(专利权)人: 中科南京智能技术研究院
主分类号: G11C11/411 分类号: G11C11/411;G11C11/416;G06F7/50
代理公司: 北京高沃律师事务所 11569 代理人: 韩雪梅
地址: 211100 江苏省南京市江宁*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 乘法 计算器
【权利要求书】:

1.一种乘法计算器,其特征在于,包括:7T SRAM存储单元和局部计算单元;

所述7T SRAM存储单元用于存储权重数据;

所述局部计算单元在计算模式下从所述7T SRAM存储单元中获得1bit权重数据,与位线BL/BLB位线非输入的4bit数据进行计算,并将计算结果通过全局位线GBL/全局位线非GBLB输出;

所述7T SRAM存储单元包括:管N1、管N2、管N3、管N4、管P1、管P2以及管P3;

管P1的源极和管P2的源极均与电源电压VDD连接,管P1的漏极和管N1的漏极连接,管P2的漏极与管N2的漏极连接,管P1的栅极与管N1的栅极连接,管P2的栅极与管N2的栅极连接,管N1的源极和管N2的源极接至电源地VSS,管N3的漏极接至位线BL,管N4的漏极接至位线非BLB,管N3的源极与权重值存储节点Q连接,管N4的源极与权重值非QB存储节点连接,管N3的栅极和管N4的栅极短接至字线WL,管P3的源极接至权重值存储节点Q,管P3的栅极接读字线RWL,管P3的漏极接读位线RBL;

所述局部计算单元包括:管N5、管N6、管N7以及管N8;

管N5的栅极和管N6的栅极与读位线RBL相连接,管N5的漏极和管N6的漏极为整个乘法计算器的输出端,管N5的源极与管N7的漏极连接,管N6的源极与管N8的漏极连接,管N7的栅极与位线BL连接,管N8的栅极与位线非BLB连接,管N7的源极和管N8的源极短接至电源地VSS。

2.根据权利要求1所述的一种乘法计算器,其特征在于,所述一种乘法计算器的工作模式包括:存储模式和计算模式。

3.根据权利要求1所述的一种乘法计算器,其特征在于,所述7T SRAM存储单元的读操作和局部计算单元的运算是同时进行。

4.根据权利要求1所述的一种乘法计算器,其特征在于,所述整个乘法计算器的输出端包括:全局位线GBL和全局位线非GBLB;

全局位线GBL用于输出4bit输入数据中的高2bit数据与权重的运算结果;

全局位线非GBLB用于输出4bit输入数据中的低2bit数据与权重的运算结果。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中科南京智能技术研究院,未经中科南京智能技术研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202210376312.7/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top