[发明专利]一种适用于TPC编码的速率匹配系统在审
申请号: | 202210322436.7 | 申请日: | 2022-03-29 |
公开(公告)号: | CN114641058A | 公开(公告)日: | 2022-06-17 |
发明(设计)人: | 徐杰;潘云强 | 申请(专利权)人: | 北京融为科技有限公司 |
主分类号: | H04W52/26 | 分类号: | H04W52/26 |
代理公司: | 北京中企鸿阳知识产权代理事务所(普通合伙) 11487 | 代理人: | 高向华 |
地址: | 100176 北京市大兴区北京经济技术开发区荣华南路1*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 适用于 tpc 编码 速率 匹配 系统 | ||
本发明公开了一种适用于TPC编码的速率匹配系统,包括数据注入模块、TPC编码模块和乒乓RAM模块;数据注入模块输出端与TPC编码模块输入端连接,TPC编码模块输出端与乒乓RAM模块输入端连接;本发明动态范围宽,利用基于请求的乒乓RAM结构做调制源速率匹配,可以适应大码速率动态范围;使用条件宽松,根据本发明算出该编码模式的请求时刻,理论上可以适用于所有调制源设计。乒乓逻辑设计巧妙,完成乒乓操作的代价小,丢数条件苛刻,本发明请求信号产生经过严格计算得出,考虑到存储器读空写满情况,理论上可保证速率匹配过程完全无数据丢失。
技术领域
本发明属于无线通信技术领域,特别涉及一种适用于TPC编码的速率匹配系统。
背景技术
在通信系统中,由于原始数据往往产生与系统工作时钟下,受制于TPC编码效率和发射器带宽限制,在码速率在规定范围内任意切换时,不可能使系统时钟下产生的数据完全通过上变频发射出去。这时候必须有一种科学的方法可以使得数据源产生的数据平均满足既定带宽下的所需要的码速率,从而保证输出数据的连续性,以便于接收解调端能处于连续接收状态,避免数据中断带来解调的精确同步环路大幅度波动。因此,此环节在调制频谱保持和保证解调器正常同步工作中有着重要的意义。
在现有的速率匹配技术中,大多数基于固定码速率进行粗略的时间估计,保证系统在固定码速率下,数据发射不中断的前提下向数据源发送请求信号,即可达到速率匹配的目的。此类做法普遍适应性较差,在不同环境中需要通过长时间仿真得到匹配前后时延,以此来确定缓冲区的深度,以及数据请求,在不同速率下需要定制开发,增加了研发的工作量,并且缺少理论依据支撑。
现有速率匹配方案中,在《LTE系统中基于FPGA速率匹配算法的仿真与实现》论文中描述了一种基于Turbo编码的乒乓操作速率匹配方法,该方法利用经验与时序仿真完成了Turbo编码过程交织部分前后的速率匹配,并未指出如何确定最佳数据请求时刻,属于经验结论,并且无法适用于动态的码速率调整,适用范围窄,数据容易丢失。
发明内容
本发明的目的旨在至少解决所述技术缺陷之一。
为此,本发明的一个目的在于提出一种适用于TPC编码的速率匹配系统,包括数据注入模块、TPC编码模块和乒乓RAM模块;数据注入模块输出端与TPC编码模块输入端连接,TPC编码模块输出端与乒乓RAM模块输入端连接;其中:
数据注入模块用于接收乒乓RAM模块发出数据触发信号,根据指示信号产生预先设定的帧长数据输出。
TPC编码模块用于完成Turbo乘积码编码并输出编码信号。
乒乓RAM模块接收编码信号进行速率匹配,并产生写入切换信号做RAM切换,以此完成RAM的写入,当读取时,乒乓RAM模块产生读取切换信号做RAM切换,以此完成RAM的读取。
优选的是,乒乓RAM模块包括第一速率匹配模块和第二速率匹配模块,第一速率匹配模块速率匹配方法包括:
步骤S1:步骤S1:计算出乒乓操作的匹配过程所能容忍的最大编码延时,设乒乓RAM模块深度为D,TPC后帧同步字长度为32bit,最大编码延时为Edm,系统时钟为fsys,系统时钟下周期为单位T=1/fsys,码率为Rb,帧间隔为K,编码前数据帧长为3232bit,最低码率的最大不溢出时间为:
对上述公式变形得出:
由得出:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京融为科技有限公司,未经北京融为科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210322436.7/2.html,转载请声明来源钻瓜专利网。