[实用新型]锁存器、数据运算单元以及芯片有效

专利信息
申请号: 202120178138.6 申请日: 2021-01-21
公开(公告)号: CN214228220U 公开(公告)日: 2021-09-17
发明(设计)人: 不公告发明人 申请(专利权)人: 北京源启先进微电子有限公司
主分类号: H03K3/0233 分类号: H03K3/0233
代理公司: 北京合智同创知识产权代理有限公司 11545 代理人: 李杰
地址: 100176 北京市大兴区经济开*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 锁存器 数据 运算 单元 以及 芯片
【权利要求书】:

1.一种锁存器,其特征在于,包括:

输入端,用于输入数据;

锁存单元,与所述输入端连接,用于在时钟信号的控制下锁存从所述输入端输入的数据;

输出单元,与所述锁存单元连接,用于传输所述锁存单元输出的数据;所述输出单元与所述锁存单元之间具有一数据存储节点;

保持电容,所述保持电容与所述数据存储节点连接,当所述锁存单元在所述时钟信号的控制下处于高阻状态时,所述保持电容用于存储所述数据存储节点处的数据;

输出端,用于从所述输出单元读出数据。

2.根据权利要求1所述的锁存器,其特征在于,

所述锁存单元包括:反相器和第一传输门;所述反相器与所述输入端连接,用于对所述输入端输入的数据进行反相操作;所述第一传输门与所述反相器连接,用于传输经所述反相器反相后的数据;所述保持电容电性连接至一地。

3.根据权利要求1所述的锁存器,其特征在于,

所述锁存单元包括:反相器和第一传输门;所述反相器与所述输入端连接,用于对所述输入端输入的数据进行反相操作;所述第一传输门与所述反相器连接,用于传输经所述反相器反相后的数据;所述保持电容为基于所述输出单元形成的寄生电容。

4.根据权利要求2或3所述的锁存器,其特征在于,所述时钟信号端与所述第一传输门连接,用于控制所述锁存单元的状态,所述锁存单元的状态包括:高阻状态或导通状态。

5.根据权利要求4所述的锁存器,其特征在于,所述第一传输门为抗漏电器件。

6.根据权利要求1所述的锁存器,其特征在于,所述锁存单元包括第二传输门;所述保持电容为基于所述输出单元形成的寄生电容。

7.根据权利要求1所述的锁存器,其特征在于,所述锁存单元包括第二传输门;所述保持电容为基于所述输出单元形成的寄生电容。

8.根据权利要求1所述的锁存器,其特征在于,所述锁存单元包括三态反相器;所述保持电容的另一端电性连接至一地。

9.根据权利要求8所述的锁存器,其特征在于,所述三态反相器包括:第一PMOS晶体管、第二PMOS晶体管、第一NMOS晶体管以及第二NMOS晶体管;所述第一PMOS晶体管、所述第二PMOS晶体管、所述第一NMOS晶体管以及所述第二NMOS晶体管依次串联在电源、地之间。

10.根据权利要求9所述的锁存器,其特征在于,所述时钟信号端分别与所述第二PMOS晶体管的栅极以及所述第一NMOS晶体管的栅极连接,用于控制所述锁存单元的状态,所述锁存单元的状态包括:高阻状态或导通状态;所述输入端分别与所述第一PMOS晶体管的栅极以及所述第二NMOS晶体管的栅极连接,用于将所述输入端输入的数据传输至所述锁存单元。

11.一种数据运算单元,其特征在于,包括互联连接的控制电路、运算电路、多个锁存器,所述锁存器为权利要求1-10任一项所述的锁存器。

12.一种芯片,其特征在于,包括至少一个如权利要求11所述的数据运算单元。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京源启先进微电子有限公司,未经北京源启先进微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202120178138.6/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top