[发明专利]一种时间戳同步的误差补偿方法在审
申请号: | 202111620531.7 | 申请日: | 2021-12-27 |
公开(公告)号: | CN114221733A | 公开(公告)日: | 2022-03-22 |
发明(设计)人: | 周天浩;宣学雷;李宁;曾智鸣 | 申请(专利权)人: | 深圳市紫光同创电子有限公司 |
主分类号: | H04J3/06 | 分类号: | H04J3/06;H04Q11/00 |
代理公司: | 深圳国新南方知识产权代理有限公司 44374 | 代理人: | 姜宇 |
地址: | 518000 广东省深圳市南山区粤海*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 时间 同步 误差 补偿 方法 | ||
1.一种时间戳同步的误差补偿方法,其特征在于,所述方法包括:
步骤101:获取物理编码子层接收端的报文数据在寻找码字模块内的基准点位置信息;
步骤102:获取所述物理编码子层接收端的报文数据在寻找码字模块内的报文头位置信息;
步骤103:根据所述基准点位置信息和所述报文头位置信息确定所述物理编码子层接收端报文数据的时间戳误差;
步骤104:向所述物理编码子层接收端报文数据的时间戳补偿所述时间戳误差。
2.如权利要求1所述的时间戳同步的误差补偿方法,其特征在于,所述步骤101包括:
在所述物理编码子层接收端的寻找码字模块内获取pcs lane格式报文数据的基准点位置信息,所述pcs lane格式为物理编码子层数据通道格式。
3.如权利要求2所述的时间戳同步的误差补偿方法,其特征在于,所述步骤101还包括:
获取所述物理编码子层接收端的寻找码字模块内hsst lane格式报文数据的基准点位置信息,所述hsst lane格式为高速串行收发器数据通道格式;
所述pcs lane格式的报文数据的基准点位置信息,即所述hsst lane格式的报文数据的基准点位置信息;
所述pcs lane格式的报文数据由所述hsst lane格式的报文数据在所述物理编码子层接收端的寻找码字模块内转换。
4.如权利要求3所述的时间戳同步的误差补偿方法,其特征在于,所述步骤102包括:
在所述物理编码子层接收端的Emac XGMII接口模块内获取所述物理编码子层接收端的pcs lane格式报文数据的报文头位置信息,所述Emac XGMII接口为以太网介质访问模块的10Gb独立于媒体的接口。
5.如权利要求4所述的时间戳同步的误差补偿方法,其特征在于,所述步骤102还包括:
根据所述物理编码子层接收端的pcs lane格式报文数据的基准点位置信息和报文头位置信息,确定所述物理编码子层接收端的pcs lane格式报文数据的基准点位置和报文头位置相距的bit位数,即所述物理编码子层接收端在寻找码字模块后的报文数据的基准点位置和报文头位置相距的bit位数;
根据所述物理编码子层接收端的寻找码字模块内hsst lane格式报文数据的基准点位置信息和,所述物理编码子层接收端的pcs lane格式报文数据的报文头位置信息,确定所述物理编码子层接收端的寻找码字模块内hsst lane格式报文数据的基准点位置和报文头位置相距的bit位数。
6.如权利要求5所述的时间戳同步的误差补偿方法,其特征在于,所述步骤103包括:
根据所述物理编码子层接收端的寻找码字模块内hsst lane格式报文数据的基准点和报文头位置相距的bit位数以及,pcs lane格式报文数据的基准点位置和报文头位置相距的bit位数,确定所述物理编码子层接收端hsst lane格式的报文数据在寻找码字模块内转换为pcs lane格式的报文数据的时间戳误差为Q bit,即所述物理编码子层接收端的报文数据的时间戳误差为Q bit。
7.如权利要求6所述的时间戳同步的误差补偿方法,其特征在于,所述步骤104包括:
确定所述物理编码子层接收端报文数据的时间戳误差Q bit对应的时间T;
通过所述物理编码子层接收端报文数据的时间戳减去所述时间戳误差Q bit对应的时间T以补偿所述物理编码子层接收端报文数据的时间戳。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市紫光同创电子有限公司,未经深圳市紫光同创电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111620531.7/1.html,转载请声明来源钻瓜专利网。