[发明专利]像素电路及其驱动方法和显示面板在审
申请号: | 202111574446.1 | 申请日: | 2021-12-21 |
公开(公告)号: | CN114241978A | 公开(公告)日: | 2022-03-25 |
发明(设计)人: | 郭恩卿;盖翠丽;李俊峰;潘康观;陈发祥;邢汝博 | 申请(专利权)人: | 昆山国显光电有限公司 |
主分类号: | G09G3/30 | 分类号: | G09G3/30 |
代理公司: | 北京远智汇知识产权代理有限公司 11659 | 代理人: | 范坤坤 |
地址: | 215300 江苏省*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 电路 及其 驱动 方法 显示 面板 | ||
1.一种像素电路,其特征在于,包括:第一存储模块、第二存储模块、数据写入模块、第一初始化模块和驱动模块;
所述第一存储模块的第一端连接所述驱动模块的控制端,所述第一存储模块的第二端连接所述第二存储模块的第一端,所述第二存储模块的第二端连接所述驱动模块的第二端,所述驱动模块的第一端用于接收电源信号;
所述数据写入模块连接所述第一存储模块的第一端,所述数据写入模块用于在数据写入阶段向所述第一存储模块写入数据电压,所述第一存储模块用于存储所述数据电压;
所述第一初始化模块连接所述第一存储模块和所述第二存储模块的连接线上的公共连接点,所述第一初始化模块用于向所述第一存储模块和所述第二存储模块的连接线上的公共连接点写入第一初始化电压,所述第二存储模块用于在补偿写入阶段存储所述驱动模块的阈值电压;所述补偿写入阶段和所述数据写入阶段在时序上不交叠;
所述驱动模块用于在发光阶段根据所述第一存储模块存储的所述数据电压驱动发光器件发光。
2.根据权利要求1所述的像素电路,其特征在于,所述第一初始化模块的控制端接入第一扫描信号,所述第一初始化模块的第一端接入所述第一初始化电压,所述第一初始化模块的第二端连接所述第一存储模块和所述第二存储模块的连接线上的公共连接点,所述第一初始化模块响应所述第一扫描信号,向所述第一存储模块和所述第二存储模块的连接线上的公共连接点写入所述第一初始化电压。
3.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括第二初始化模块,所述第二初始化模块包括初始化单元和开关单元;
所述初始化单元的控制端接入所述第一初始化模块的控制端接入的第一扫描信号,所述初始化单元的第一端接入第二初始化电压,所述初始化单元的第二端连接所述驱动模块的控制端,所述初始化单元用于响应所述第一扫描信号,向所述驱动模块的控制端写入所述第二初始化电压;
所述开关单元的控制端接入第一发光控制信号,所述开关单元连接于所述驱动模块的控制端和所述第一存储模块的第一端之间,所述开关单元用于响应所述第一发光控制信号而使所述驱动模块的控制端和所述第一存储模块的第一端之间导通或断开;
优选地,所述第二初始化电压与所述第一初始化电压相同;或者,所述初始化单元的第一端连接所述第一存储模块和所述第二存储模块的连接线上的公共连接点,所述第二初始化电压为所述第一存储模块和所述第二存储模块的连接线上的公共连接点的电压;
优选地,所述初始化单元包括第一晶体管,所述开关单元包括第二晶体管;所述第一晶体管的栅极接入所述第一扫描信号,所述第一晶体管的第一极接入所述第二初始化电压,所述第一晶体管的第二极连接所述驱动模块的控制端;所述第二晶体管的栅极接入所述第一发光控制信号,所述第二晶体管的第一极连接所述驱动模块的控制端,所述第二晶体管的第二极连接所述第一存储模块的第一端。
4.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括第二初始化模块,所述第二初始化模块的控制端接入第二扫描信号,所述第二初始化模块的第一端接入第二初始化电压,所述第二初始化模块的第二端连接所述驱动模块的控制端和所述第一存储模块的第一端,所述第二初始化模块用于响应所述第二扫描信号,向所述驱动模块的控制端和所述第一存储模块写入所述第二初始化电压;
优选地,所述第二初始化电压与所述第一初始化电压相同;
优选地,所述第二初始化模块包括第三晶体管,所述第三晶体管的栅极接入所述第二扫描信号,所述第三晶体管的第一极接入所述第二初始化电压,所述第三晶体管的第二极连接所述驱动模块的控制端和所述第一存储模块的第一端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆山国显光电有限公司,未经昆山国显光电有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111574446.1/1.html,转载请声明来源钻瓜专利网。